您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:64512
    • 提供者:weixin_38601390
  1. 多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:93184
    • 提供者:weixin_38597990
  1. RFID技术中的多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。   DUC/DDC的实现架构   以TD-SCDMA的DUC/DDC为例,基带频率1.28MHz, 4天线9载波,60倍上变频,30倍下变频的情况下,DUC的架构如图1所示   图1,D
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:92160
    • 提供者:weixin_38537689
  1. 多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。   DUC/DDC的实现架构   以TD-SCDMA的DUC/DDC为例,基带频率1.28MHz, 4天线9载波,60倍上变频,30倍下变频的情况下,DUC的架构如图1所示   图1,D
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:100352
    • 提供者:weixin_38742460