您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 跨越鸿沟_同步世界中的异步信号(中英文)

  2. 只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘控制器、CDROM/DVD 控制器、调制解调器、网卡以及网络处理器等。当信号从一个时钟域传送到另一个时钟域时,出现在新时钟域的信号是异步信号。   在现代 IC、 ASIC 以及 FPGA 设计中,许多软件程序可以帮助工程师建立几百万门的电路,但这些程序都无法解决信号同步问题。设计者需要了解可靠的设计技巧,以减少电路在跨时钟域通信时的故障风险。
  3. 所属分类:网络基础

    • 发布日期:2009-06-11
    • 文件大小:349184
    • 提供者:downno
  1. 大型设计中FPGA 的多时钟设计策略

  2. 利用 FPGA 实现大型设计时,可能需要FPGA 具有以多个时钟运行的多重数据通路,这种多时钟FPGA 设计 必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中 最重要的一步是确定要用多少个不同的时钟,以及如何进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-19
    • 文件大小:212992
    • 提供者:kmisslove
  1. 大型设计中FPGA 的多时钟设计策略-经验篇

  2. 利用 FPGA 实现大型设计时,可能需要FPGA 具有以多个时钟运行的多重数据通路,这种 多时钟 FPGA 设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟 设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何 进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:硬件开发

    • 发布日期:2011-03-01
    • 文件大小:216064
    • 提供者:luno1
  1. 大型设计中FPGA 的多时钟设计策略

  2. 利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:其它

    • 发布日期:2011-07-03
    • 文件大小:216064
    • 提供者:safan008
  1. 异步时钟域数据复用

  2. TS_IN[7:0]、CLK、SYNC分别为TS传输流的数据信号、字节时钟、同步信号 DIN[7:0]、CLK_W、EN分别是需要复用的数据、相应的字节时钟和数据使能。 假设TS传输流中的空帧足够多,要求将某些空帧的数据区(共7个数据)全部换为数据DIN(帧同步字节和空帧标志不变),按照TS传输流格式进行传输。TS传输流数据帧中的数据和DIN数据不能出现丢失。
  3. 所属分类:硬件开发

    • 发布日期:2012-05-21
    • 文件大小:1048576
    • 提供者:pengsirstudent
  1. FPGA 多时钟设计

  2. 利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:硬件开发

    • 发布日期:2012-08-25
    • 文件大小:128000
    • 提供者:qzqsan
  1. fpga多时钟设计策略.pdf

  2. 利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种 多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟 设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何 进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:硬件开发

    • 发布日期:2013-06-09
    • 文件大小:216064
    • 提供者:hbxgwjl
  1. 多异步时钟设计(数字系统设计)

  2. 数字系统设计常用技巧,多异步时钟设计。仅供参考··
  3. 所属分类:专业指导

    • 发布日期:2009-02-19
    • 文件大小:159744
    • 提供者:pkueric
  1. 跨越鸿沟_同步世界中的异步信号.doc

  2. 跨越鸿沟:同步世界中的异步信号 只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘控制器、CDROM/DVD 控制器、调制解调器、网卡以及网络处理器等。当信号从一个时钟域传送到另一个时钟域时,出现在新时钟域的信号是异步信号。   在现代 IC、 ASIC 以及 FPGA 设计中,许多软件程序可以帮助工程师建立几百万门的电路,但这些程序都无法解决信号同步问题。设计者需要了解可靠的设计技巧,以减少电路在跨时钟域通信时的故障风险。
  3. 所属分类:硬件开发

    • 发布日期:2020-05-20
    • 文件大小:315392
    • 提供者:Active_Zmw
  1. XDC 约束技巧之时钟篇.pdf

  2. XDC 约束技巧之时钟篇推荐的做法是,由用户来指定这类衍生时钟的名字,其余频率等都由 自动推 导。这样就只需写明 的三个,其余不写即可。如上所示 当然,此类情况下用户也可以选择完全由自己定义衍生时钟,只需补上其余表示频 率相位关系的,包括 等等。需要注意的是,一旦 在 的输出检测到用户自定义的衍生时钟,就会报告一个 提 醒用户这个约束会覆盖工具自动推导出的衍生时钟(例外的情况见文章下半段重叠时钟部 分的描述),用户须保证自己创建的衍生钟的频率等属性正确 用户自定义的衍生时钟 工具不能自动推导出衍
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:952320
    • 提供者:td345
  1. 跨越鸿沟:同步世界中的异步信号

  2.  只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘控制器、CDROM/DVD 控制器、调制解调器、网卡以及网络处理器等。当信号从一个时钟域传送到另一个时钟域时,出现在新时钟域的信号是异步信号。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:167936
    • 提供者:weixin_38736760
  1. 大型设计中FPGA的多时钟设计策略

  2. 利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:150528
    • 提供者:weixin_38690149
  1. 基于FPGA的跨时钟域信号处理——专用握手信号

  2. 在逻辑设计领域,只涉及单个时钟域的设计并不多。尤其对于一些复杂的应用,FPGA往往需要和多个时钟域的信号进行通信。异步时钟域所涉及的两个时钟之间可能存在相位差,也可能没有任何频率关系,即通常所说的不同频不同相。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:159744
    • 提供者:weixin_38733733
  1. FPGA大型设计应用的多时钟设计策略阐述

  2. 利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:179200
    • 提供者:weixin_38718307
  1. 基于FPGA的跨时钟域信号处理——专用握手信号

  2. 在逻辑设计领域,只涉及单个时钟域的设计并不多。尤其对于一些复杂的应用,FPGA往往需要和多个时钟域的信号进行通信。异步时钟域所涉及的两个时钟之间可能存在相位差,也可能没有任何频率关系,即通常所说的不同频不同相。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:161792
    • 提供者:weixin_38499950
  1. EDA/PLD中的FPGA异步FIFO设计中的问题与解决办法

  2. 随着数字电子系统设计规模的扩大,一些实际应用系统中往往含有多个时钟,数据不可避免地要在不同的时钟域之间传递。如何在异步时钟之间传输数据,是数据传输中一个至关重要的问题,而采用FIFO正是解决这一问题的有效方法。异步FIFO是一种在电子系统中得到广泛应用的器件,多数情况下它都是以一个独立芯片的方式在系统中应用。本文介绍一种充分利用FPGA内部的RAM资源,在FPGA内部实现异步FIFO模块的设计方法。这种异步FIFO比外部FIFO 芯片更能提高系统的稳定性。   1 FIFO的基本结构和工作原理
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:254976
    • 提供者:weixin_38636983
  1. 多时钟域下同步器的设计与分析

  2. 摘  要:本文提出了多时钟域逻辑设计中的一般问题,介绍了异步电路设计中同步化处理的重要作用,分析了触发器失效的原因和几种可行的解决亚稳态失效的方法。   引言   在数字电路设计中,大部分设计都是同步时序设计,所有的触发器都是在同一个时钟节拍下进行翻转。这样就简化了整个设计,后端综合、布局布线的时序约束也不用非常严格。但是在设计与外部设备的接口部分时,大部分外部输入的信号与本地时钟是异步的。在SoC设计中,可能同时存在几个时钟域,信号的输出驱动和输入采样在不同的时钟节拍下进行,可能会出现一些
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:134144
    • 提供者:weixin_38582909
  1. RFID技术中的高速异步FIFO的设计与实现

  2. 摘要:本文主要研究了用FPGA芯片实现异步FIFO的一种方法。通过对FPGA芯片内部EBRSRAM的深入研究.提出了一种利用格雷码对地址进行编码的异步FIFO设计方案。实践证明.增加了系统可靠性和应用灵活性。   引言   现代集成电路芯片中,随着设计规模的不断扩大.一个系统中往往含有数个时钟。多时钟带来的一个问题就是,如何设计异步时钟之间的接口电路。异步FIFO(First In First Out)是解决这个问题的一种简便、快捷的解决方案。使用异步FIFO可以在两个不同时钟系统之间快速而
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:202752
    • 提供者:weixin_38572979
  1. EDA/PLD中的异步FIFO结构及FPGA设计

  2. 摘要:首先介绍异步FIFO的概念、应用及其结构,然后分析实现异步FIFO的难点问题及其解决办法;在传统设计的基础上提出一种新颖的电路结构并对其进行综合仿真和FPGA实现。     关键词:异步电路 FIFO 亚稳态 格雷码 1 异步FIFO介绍 在现代的集成电路芯片中,随着设计规模的不断扩大,一个系统中往往含有数个时钟。多时钟域带来的一个问题就是,如何设计异步时钟之间的接口电路。异步FIFO(First In First Out)是解决这个问题一种简便、快捷的解决方案。使用异步FIFO可
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:264192
    • 提供者:weixin_38539705
  1. FPGA异步FIFO设计中的问题与解决办法

  2. 随着数字电子系统设计规模的扩大,一些实际应用系统中往往含有多个时钟,数据不可避免地要在不同的时钟域之间传递。如何在异步时钟之间传输数据,是数据传输中一个至关重要的问题,而采用FIFO正是解决这一问题的有效方法。异步FIFO是一种在电子系统中得到广泛应用的器件,多数情况下它都是以一个独立芯片的方式在系统中应用。本文介绍一种充分利用FPGA内部的RAM资源,在FPGA内部实现异步FIFO模块的设计方法。这种异步FIFO比外部FIFO 芯片更能提高系统的稳定性。   1 FIFO的基本结构和工作原理
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:244736
    • 提供者:weixin_38634065
« 12 3 4 5 6 7 8 9 10 ... 14 »