您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 跨时钟域系统设计及同步器设计

  2. 多时钟域的数字系统设计,Verilog语言实现,含有基本电路源代码和testbench。有握手同步器和数据流同步器的简单实现,数据流同步器参照DesignWare中的Data_stream_sync设计。
  3. 所属分类:专业指导

    • 发布日期:2009-07-11
    • 文件大小:6144
    • 提供者:zaviichen
  1. wm6下网络时钟同步软件,在线更新系统时间支持时区选择

  2. 这是一个绿色的小程序,用于windows mobile 6 操作系统的手机应用。 我们会经常遇到手机没电时间较长、或拿下电池充电、或格式化手机等情况,一但做了以上操作,GSM手机用户的手机就会丢失系统时间(电信CDMA手机有自动同步基站时钟功能),手机的时间会变成1980年1月1日零点或其它古老的时间,需要我们进入时间设置中手动调整时、分、秒、年、月、日,太麻烦了,为什么不能与网络时间同步呢? 基于这一点,我编写了这个小程序,供大家免费使用! 本软件是绿色正式版,在WM6.1及WM6.5环境下
  3. 所属分类:网络基础

    • 发布日期:2011-02-22
    • 文件大小:54272
    • 提供者:slm777
  1. 多时钟域下同步器的设计与分析

  2. 多时钟域下同步器的设计与分析, 多时钟域下同步器的设计与分析,
  3. 所属分类:硬件开发

    • 发布日期:2011-06-27
    • 文件大小:214016
    • 提供者:ttmentt
  1. FPGA跨时钟域设计

  2. FPGA跨时钟域设计的经典资料,详细讲了跨时钟域问题产生的原因和单个信号及多信号的跨时钟域数据同步的处理方式。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-27
    • 文件大小:623616
    • 提供者:wuliao311
  1. 时钟同步软件

  2. 多台局域网内的电脑时钟不同步可以利用这个软件同步电脑时间
  3. 所属分类:网管软件

    • 发布日期:2014-06-05
    • 文件大小:2097152
    • 提供者:jx0521
  1. GPS-多波束时钟同步

  2. 多波束时钟同步连接说明
  3. 所属分类:网络管理

    • 发布日期:2014-10-20
    • 文件大小:47104
    • 提供者:burua2011
  1. CentOS常用命令-date-Cron-NC-NTP时钟同步

  2. 该文档详细介绍了在多台服务器中运行大数据框架时所存在的时间不同步问题的解决办法
  3. 所属分类:其它

    • 发布日期:2017-12-17
    • 文件大小:165
    • 提供者:wangziyuqingwa
  1. CN106851696A-一种基于无线时钟同步的UWB多标签多基站的调度系统.PDF

  2. 该资源是已经公开的多基站调度系统,时钟同步的方法。
  3. 所属分类:嵌入式

    • 发布日期:2019-07-16
    • 文件大小:410624
    • 提供者:malingyu
  1. 网络控制系统的多时钟同步

  2. 网络控制系统的多时钟同步,孙志刚,肖力,本文对网络控制系统的多时钟同步问题进行了讨论,给出了由于起始点不同造成的时钟误差和由于时钟漂移造成的时钟误差的时钟同步方
  3. 所属分类:其它

    • 发布日期:2020-03-01
    • 文件大小:240640
    • 提供者:weixin_38723699
  1. 基于GPS和无线传感器网络的时钟同步系统研究

  2. 针对分布于一定区域内不同地点的多个电子时钟同步问题,设计出一套基于GPS技术和无线传感器网络的时钟无线同步系统。该系统是由一台授时器和多台电子时钟组成的无线网络,论文设计了基于无线传感器网络的授时系统结构,定义了通信数据帧格式、给出授时器和电子时钟的硬件框图,编写了该系统的软件程序。
  3. 所属分类:其它

    • 发布日期:2020-07-04
    • 文件大小:253952
    • 提供者:weixin_38537684
  1. 多时钟域下同步器的设计与分析

  2. 本文提出了多时钟域逻辑设计中的一般问题,介绍了异步电路设计中同步化处理的重要作用,分析了触发器失效的原因和几种可行的解决亚稳态失效的方法。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:74752
    • 提供者:weixin_38538472
  1. C8051F120与RS422息线的时钟同步技术

  2.   时钟同步问题是多单片机同步工作面临的一个重要问题。本文针对RS422网络的时钟同步工作问题,提出了一种相对时钟同步解决方案;并应用单片机片内定时器设计了一个频率可调时钟,在没有增加硬件成本的前提下,明显地减小了不同单片机之间的时钟偏差。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:270336
    • 提供者:weixin_38587705
  1. 多时钟系统下跨时钟域同步电路的设计

  2. 针对当前SOC内部时钟越来越复杂、接口越来越多以及亚稳态、漏信号等常见的各种问题,分析了以往的优化方法的优缺点,然后从电路的角度出发,提出了一种新的SOC跨时钟域同步电路设计的方法。这种方法电路简单,可靠性高,通过仿真实验和实测实验验证,能够在多时钟系统中适应最小输入脉宽、不漏信号、避免误触发和多触发,且很好地解决了亚稳态等问题。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:474112
    • 提供者:weixin_38577922
  1. 一种基于Ad hoc网络测距的时钟同步协议方法分析

  2. 摘   要: Ad hoc网络是一种特殊的无线移动通信系统,具有无中心、多跳等特点。 Ad hoc网络的前身是分组无线网(Packet Radio Network)。Ad-Hoc(点对点)模式:ad-hoc模式就和以前的直连双绞线概念一样,是P2P的连接,所以也就无法与其它网络沟通了。一般无线终端设备像PMP、PSP、DMA等用的就是ad-hoc模式。 在家庭无线局域网的组建,我想大家都知道最简单的莫过于两台安装有无线网卡的计算机实施无线互联,其中一台计算机连接Internet就可以共享带宽。如
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:210944
    • 提供者:weixin_38725119
  1. 医疗电子中的基于定时和同步时钟卡的多机箱同步采集系统

  2. 在汽车电子、航空、航天以及工业监测等领域中,整体测试系统通常所需要同时监控的I/O非常庞大,如此庞大的测试点需要大量的数据采集卡进行同步。由于工业计算机插槽数量有限以及CompactPCI无法同步各个测试模块,所以本系统选用 PXI Express平台通过定时和同步时钟卡利用触发总线、星形触发以及系统参考时钟来实现高级的多设备同步。本文以带有高精准度恒温晶振的PS PXIe-3102定时和同步模块为例,详细讲述如何进行路由关系配置完成两个PXIe-9108机箱的同步。  1 多机箱原理  多机箱
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:226304
    • 提供者:weixin_38640242
  1. 一种基于Ad hoc网络测距的时钟同步协议

  2. Ad hoc网络是一种特殊的无线移动通信系统,具有无中心、多跳等特点。结合无线传感器网络时钟同步协议RBS、TPSN和有线网络DOCSIS协议,提出了一种适合Ad hoc网络的时钟同步协议。先在Ad hoc网络上建立具有层次性的全网络结构后,以发送广播时钟同步信号的方式实现全网络节点的时钟相对同步,并通过周期性和突发性的双向测距实现和维护主从时钟节点之间精确的时间同步,以满足实际应用的要求。仿真实验表明,该时钟同步协议能满足不同时钟同步精度要求下的Ad hoc网络应用,具有低功耗和高可靠性的特点
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:222208
    • 提供者:weixin_38645208
  1. 时钟同步技术现状及发展

  2. 作为数字通信网的基础支撑技术,时钟同步技术的发展演进始终受到通信网技术发展的驱动。在网络方面,通信网从模拟发展到数字,从TDM网络为主发展到以分组网络为主;在业务方面,从以TDM话音业务为主发展到以分组业务为主的多业务模式,从固定话音业务为主发展到以固定和移动话音业务并重,从窄带业务发展到宽带业务等等。在与同步网相关性非常紧密的传输技术方面,从同轴传输发展到PDH,SDH,WDM和DWDM,以及最新的OTN和PTN技术。随着通信新业务和新技术的不断发展,其同步要求越来越高,包括钟源、锁相环等基本
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:122880
    • 提供者:weixin_38713203
  1. 多时钟域下同步器的设计与分析

  2. 摘  要:本文提出了多时钟域逻辑设计中的一般问题,介绍了异步电路设计中同步化处理的重要作用,分析了触发器失效的原因和几种可行的解决亚稳态失效的方法。   引言   在数字电路设计中,大部分设计都是同步时序设计,所有的触发器都是在同一个时钟节拍下进行翻转。这样就简化了整个设计,后端综合、布局布线的时序约束也不用非常严格。但是在设计与外部设备的接口部分时,大部分外部输入的信号与本地时钟是异步的。在SoC设计中,可能同时存在几个时钟域,信号的输出驱动和输入采样在不同的时钟节拍下进行,可能会出现一些
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:134144
    • 提供者:weixin_38582909
  1. 基于保护时隙的一倍时隙频率采样光PPM时钟同步技术

  2. 针对一倍时隙频率异步采样的脉冲位置调制(PPM)系统, 提出一种基于保护时隙的时钟同步技术。在发送端每个PPM信号中安排一个或多个保护时隙, 根据保护时隙位置只有背景光子, 而其他时隙既有背景光子也有信号光子的特性实现时钟同步。在接收端, 将采样输出的数据以PPM信号中时隙个数为周期进行统计计数, 基于保护时隙的统计分布特性对定时偏差进行粗同步, 通过插值匹配搜索方式完成定时精同步。仿真结果表明, 所提方法能够在大定时偏差范围内实现有效同步, 适当增加保护时隙数或增大统计数据量能获得较为理想的系
  3. 所属分类:其它

    • 发布日期:2021-02-23
    • 文件大小:10485760
    • 提供者:weixin_38699613
  1. ADI - 使用两个具有多DAC同步功能的AD9139器件进行宽带基带I/Q发射器设计

  2. 图1所示的这个电路提供一个同步宽频带发射器,可支持高达1150 MHz的超宽I/Q带宽。该设计证明了高带内信号性能,如高无杂散动态范围(SFDR)、低误差矢量幅度(EVM)和宽频带范围内的平坦频率响应。  多个通道间的同步性能对于象限误差校正(QEC)尤为重要。启用多芯片同步时,转换器之间的延迟失配可能在一个时钟周期内,并且存在对齐良好的同步时钟。  高速同步的挑战是要在过程、电压和温度(PVT)中达到数模(DAC)时钟周期的。要达到这种,需要在DAC上实施同步逻辑块,并且必须在板上精心设计布局
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:729088
    • 提供者:weixin_38616330
« 12 3 4 5 6 7 8 9 10 ... 43 »