您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SISWare-v4.7H

  2. 最好的Symbian应用程序安装包打包工具。适用于任何Symbian版的sis和sisx文件。 一般特性包括: ·打开SIS文件或打包脚本文件·从sis包中提取文件 ·编辑SIS文件或打包脚本,重建 ·编译sis文件或打包脚本。 ·建立sis文件时可以设置选项·批量提取sis文件 ·签名或取消签名,可创建自用签名证书软件功能 ·直接打开脚本文件和sis文件·通过建立窗口轻松建立sis文件 ·能从sis文件中抽取任何文件,并可批处理sis文件 ·创建证书 ·签名,重签名,取消签名(移出签名信息)
  3. 所属分类:Symbian

    • 发布日期:2009-12-22
    • 文件大小:5242880
    • 提供者:marsangel2008
  1. 多级抽取滤波器设计与MATLAB仿真实现.pdf

  2. 抽取是软件无线电中最核心部分。通过对多项抽取结构的分析,设计出一种多 级抽取滤波器的实现方案,并通过MATLAB仿真实现。
  3. 所属分类:嵌入式

    • 发布日期:2010-04-18
    • 文件大小:242688
    • 提供者:hahalaka
  1. 用MATLAB在FPGA中实现数字下变频

  2. 数字下变频在接收系统的数字化和软件化过程中起到了至关重要的作用。该文研究了高倍抽取的数字下变频设计,重 点分析了基于级联积分梳状滤波器和级联半带滤波器的多级抽样频率算法。采用最新的设计软件 Systemgenerator软件可以 方便地在MATLAB中实现算法仿真并可生成 FPGA芯片的下载文件,简化了设计流程,降低了开发成本和周期。提出了一种 基于计算机 ISA总线的系统验证方法。用 Systemgenerator设计和仿真基于 FPGA芯片的的硬件设计有效地验证了算法并降 低了试验成本,是
  3. 所属分类:其它

    • 发布日期:2010-05-09
    • 文件大小:321536
    • 提供者:jifenlsf
  1. 抽取多级目录到excel

  2. 快速抽取多级目录到excel,适用于目录(文件夹)管理
  3. 所属分类:其它

    • 发布日期:2010-07-22
    • 文件大小:23552
    • 提供者:zfoxfox
  1. SISWare35-.sis文件工具

  2. 软件功能 ·直接打开脚本文件和sis文件 ·通过建立窗口轻松建立sis文件 ·能从sis文件中抽取任何文件,并可批处理sis文件 ·创建证书 ·签名,重签名,取消签名(移出签名信息)S60 v3的sis文件 ·不需要SDK工具 ·避免错误脚本 ·双击即可打开关联后的.sis,.sisx,.pkg,.txt,.ssd文件 ·易用的脚本编辑器 ·支持拖拽操作 ·打包脚本编译器 ·撤销或重复 ·环境输入指导 ·关闭SISWare或停止创建时自动清理临时文件 ·完整的创建停止功能 ·SIS文件多级潜入
  3. 所属分类:其它

    • 发布日期:2010-08-10
    • 文件大小:3145728
    • 提供者:yallophu
  1. 多级抽取滤波器的matlab仿真mdl文件

  2. 网络上1g版本的matlab不能运行,只能用最新的matlab软件,我当时用的是2010版的
  3. 所属分类:其它

    • 发布日期:2010-09-02
    • 文件大小:509952
    • 提供者:hahalaka
  1. 图片转PDF的好工具FreePic2Pdf

  2. 软件简介   这是一个将图像文件(包括TIFF、JPG、JP2/J2K/JPC、PNG、GIF、BMP)合并、转换成PDF文件的软件。 FreePic2Pdf纯免费,并具有下列特色:   1. 对有损/无损压缩jpeg 2000(jp2/j2k/jpc)文件,或有损压缩JPG文件及采用JPEG/OJPEG算法压缩的TIFF文件,直接将原始数据流嵌入PDF文件,避免因为重新压缩而造成图像质量下降。   2. 对其它无损压缩图像文件,黑白图像解码后压缩为JBig2(有损/无损)或CCITT G4,
  3. 所属分类:电子政务

    • 发布日期:2011-03-11
    • 文件大小:781312
    • 提供者:jyedu
  1. 多级抽取滤波器设计与MATLAB仿真实现

  2. 多级抽取滤波器设计与MATLAB仿真实现
  3. 所属分类:C/C++

    • 发布日期:2011-07-05
    • 文件大小:267264
    • 提供者:gg_sun123
  1. BPSK信号直接数字下变频的算法与仿真

  2. GPS的导航电文(50 Hz)先是由伪随机码(1.023 MHz)进行扩频,再对1 575.42 MHz的载波进行二 进制移相键控(BPSK)调制.对于高达1 575.42 MHz的载波信号,接收机不可能直接对其处理,因此必 须进行下变频.由于载波频率与扩频码的频率相差太大,因此GPS接收机一般采用多级下变频的超外差 结构[1]完成信号的下变频.这种方法结构复杂,所需器件多,且所需的模拟器件功耗远高于数字器件.与 之相比,数字器件有着更高的集成工艺,更低的功耗和更低的成本.因此数字下变频较模拟
  3. 所属分类:电信

    • 发布日期:2011-07-22
    • 文件大小:160768
    • 提供者:fanjian08032544
  1. 数字下变频电路的FPGA实现

  2. 数字下变频可以分为两个基本的模块,数控振荡器:NCO(Nu-merical Control Oscillator)混频模块和抽取滤波模块。其中NCO模块产生正余弦波样本值,然后分别与输入数据相乘,完成混频。抽取滤波模块常用的结构是积分梳状抽取滤波器(CIC)级联后再与多级半带滤波器(HBF)的级联。
  3. 所属分类:其它

    • 发布日期:2012-04-07
    • 文件大小:10485760
    • 提供者:pyw1688
  1. matlab开发-MSDToolbox

  2. matlab开发-MSDToolbox。多级抽取滤波器的设计与优化
  3. 所属分类:其它

    • 发布日期:2019-08-24
    • 文件大小:998400
    • 提供者:weixin_38744153
  1. 一种低功耗64 倍降采样多级数字抽取滤波器设计

  2. 经典多级结构的数字抽取滤波器占用系统大量的功耗与面积资源,文章设计的改进型64倍降采样数字抽取滤波器采用由级联积分梳状滤波器、补偿FIR 滤波器和半带滤波器组成,在保持∑- Δ ADC 转换精度的约束下,实现了最大程度降低系统功耗与面积的设计目标。在多级级联积分梳状(CIC)滤波器的设计中,充分运用置换原则以优化各级级数并采用非递归结构实现方式,同时将多相结构运用到补偿滤波器与半带滤波器中,获得电路功耗与面积的明显降低。将∑- Δ调制器输出信号作为测试激励,通过Matlab 系统仿真、FPGA
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:617472
    • 提供者:weixin_38607908
  1. 元器件应用中的电能计量芯片Sigma-Delta ADC降采样滤波器设计(一)

  2. 摘 要:Sigma-Delta ADC 精度高,是电能计量芯片的首选ADC.文中设计了一个应用于电能计量芯片中Σ-△ADC 的数字抽取滤波器,将Σ-△调制器输出的串行比特流信号转换成多位并行输出.该抽取滤波器采样多级抽取结构,由级联积分梳状滤波器(Cascaded Integrator Comb,CIC),半带滤波器(Half Band Filter, HBF)以及FIR 补偿滤波器组成.对各级滤波器的阶数.系数进行优秀设计,实现128 倍的抽取.对HBF 采用有符号正则数编码节(CSD)编码,
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:248832
    • 提供者:weixin_38750999
  1. 数字下变频中抽取滤波器的设计及FPGA实现

  2. 针对软件无线电接收机数字下变频中高速数字信号的降采样需求,利用半带滤波器及级联积分梳状滤波器,设计了一种半带滤波器前置的多级抽取滤波器架构。通过Simulink搭建系统模型验证之后,利用Xilinx ISE 12.3在Xilinx xc5vsx95t-2ff1136 FPGA上实现了一种下采样率为64的抽取滤波器。Modelsim仿真结果表明,该抽取滤波器设计是有效的,达到了设计指标。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:488448
    • 提供者:weixin_38673235
  1. 应用于Σ-ΔA/D转换器的数字抽取滤波器的设计

  2. 设计了一种应用于Σ-ΔA/D转换器的滤波器结构,采用梳状滤波器和半带滤波器级联的多级形式实现。梳状滤波器采用开关降频和流水线级联形式,降低了功耗和复杂度;半带滤波器采用多相结构,数据量减少了近50%。该抽取滤波器信噪比达到98 dB,可以满足高精度A/D转换器的设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:390144
    • 提供者:weixin_38652636
  1. 单片机与DSP中的一种低功耗64 倍降采样多级数字抽取滤波器设计

  2. 摘 要:经典多级结构的数字抽取滤波器占用系统大量的功耗与面积资源,文章设计的改进型64倍降采样数字抽取滤波器采用由级联积分梳状滤波器、补偿FIR 滤波器和半带滤波器组成,在保持∑- Δ ADC 转换精度的约束下,实现了最大程度降低系统功耗与面积的设计目标。在多级级联积分梳状(CIC)滤波器的设计中,充分运用置换原则以优化各级级数并采用非递归结构实现方式,同时将多相结构运用到补偿滤波器与半带滤波器中,获得电路功耗与面积的明显降低。将∑- Δ调制器输出信号作为测试激励,通过Matlab 系统仿真、F
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:585728
    • 提供者:weixin_38713586
  1. AIS信号射频直接采样与数字下变频设计与实现

  2. 本文为船舶自动识别系统射频直接采样(RF)后的AIS信号处理提供了可行性方案。该方案将CH87B(AIS1)和CH88B(AIS2)两个信道的信号通过两次数字下变频(DDC)搬移到基带上,并采用多级抽取滤波设计方法,分离出两个信道的低速率AIS信号。通过在Artix7系列的XC7A100T上进行了FPGA实现和大量反复测试后,结果表明,该设计有效减少了硬件资源的消耗,同时也达到了设计指标的要求。
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:4194304
    • 提供者:weixin_38545959
  1. 多速率信号处理系统设计与实现

  2. 多速率信号处理通过内插和抽取方法来变化系统中不同节点处的信号速率。分析了在抽取和内插中采用的抗混叠滤波器如CIC,HB,多相滤波器组等,提出一种128倍多级抽取器设计方案,通过在MATLAB中建模,并编写verilog HDL代码,在ModelSim中进行仿真,仿真结果验证了这一结构的合理性。
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:1048576
    • 提供者:weixin_38695159
  1. 一种低功耗64 倍降采样多级数字抽取滤波器设计

  2. 摘 要:经典多级结构的数字抽取滤波器占用系统大量的功耗与面积资源,文章设计的改进型64倍降采样数字抽取滤波器采用由级联积分梳状滤波器、补偿FIR 滤波器和半带滤波器组成,在保持∑- Δ ADC 转换精度的约束下,实现了降低系统功耗与面积的设计目标。在多级级联积分梳状(CIC)滤波器的设计中,充分运用置换原则以优化各级级数并采用非递归结构实现方式,同时将多相结构运用到补偿滤波器与半带滤波器中,获得电路功耗与面积的明显降低。将∑- Δ调制器输出信号作为测试激励,通过Matlab 系统仿真、FPGA
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:884736
    • 提供者:weixin_38629391
  1. 直接射频采样AIS信号下变频与滤波抽取设计与实现

  2. 直接射频采样相对于正交低通采样、中频带通采样等信号采样方法具有实现简单、可适应能力强等优点。基于船舶自动识别系统(AIS)提出了一种直接射频采样AIS信号下变频及滤波抽取方案。现将直接射频采样后的AIS信号先经过预正交下变频变为基带信号,再经多级抽取滤波后分离出AIS1(CH87B)和AIS2(CH88B)两个子信道后送入DSP进行解调处理。该方案已经在以Xilinx公司的kintex7系列芯片为核心的FPGA硬件平台上得到了试验验证, 性能良好。
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:1048576
    • 提供者:weixin_38690079
« 12 »