您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 多路选择AD数据采集

  2. 多路选择AD数据采集 多路选择AD数据采集
  3. 所属分类:C/C++

    • 发布日期:2009-05-26
    • 文件大小:5120
    • 提供者:lesliewang0720
  1. 多路数据采集系统设计论文

  2. 多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路多路
  3. 所属分类:C/C++

  1. 浅议数据通信中的多路复用技术及其应用

  2. 现代社会科学技术飞速发展,各种技术之间相互依赖、相互促进。计算机和集成电路的出现为整个科技的发 展提供 了强有 力的推进 器, 而大量计算机之 间的交流 需要依 靠网络的连接。因此网络间的通信传输就显得尤为重要。本文就 网络通信 中的多路 复用技术 的主要方 法及其应用领域作一简单的介绍 。
  3. 所属分类:网络基础

    • 发布日期:2009-08-14
    • 文件大小:199680
    • 提供者:hychahaha
  1. ADC0809由一个8路模拟开关、一个地址锁存与译码器、一个A/D转换器和一个三态输出锁存器组成。多路开关可选通8个模拟通道,允许8路模拟量分时输入,共用A/D转换器进行转换。三态输出锁器用于锁存A/D转换完的数字量,当OE端为高电平时,才

  2. ADC0809由一个8路模拟开关、一个地址锁存与译码器、一个A/D转换器和一个三态输出锁存器组成。多路开关可选通8个模拟通道,允许8路模拟量分时输入,共用A/D转换器进行转换。三态输出锁器用于锁存A/D转换完的数字量,当OE端为高电平时,才可以从三态输出锁存器取走转换完的数据。
  3. 所属分类:专业指导

    • 发布日期:2009-09-24
    • 文件大小:106496
    • 提供者:lanchenglin2006
  1. 多路彩灯实验--(数据结构课程设计)

  2. 1.课程设计题目:多路彩灯控制器 2.任务和要求:设计一个至少8路移存型彩灯控制器,彩灯用发光二极管LED模拟,能演示三种花型,花型自拟。 3.总体方案的选择:首先应该有个脉冲端—控制所有芯片同时工作。然后,实现彩灯的花形变换需要双向移位寄存器。要更有规律的实现对双向移位寄存器的控制还需要计数器,非逻辑还有异或逻辑。 方案一:实现4种花形,用到的器件,555,161,7404,7486,194。设计心形。 优点:易于实现,元件少,花形多,工作很稳定,不容易出错。 缺点:布线复杂,检修麻烦。 原
  3. 所属分类:其它

    • 发布日期:2009-12-17
    • 文件大小:138240
    • 提供者:tonglin136
  1. 多路智能竞赛抢答器课程设计完整版

  2. 多路智能竞赛抢答器课程设计完整版 本课程设计包含课程设计所需要的所有东西,有如下: 1.完整课程设计任务书以及目录、正文 2.本课程设计完整版还包含protues7.5版仿真文件。 3.包含完整的仿真录像 4.包含完整抢答器电路图 抢答器要求: 1)有8名选手编号为;1,2…8,各有一个抢答按钮,按钮的编号与选手的编号对应,也分别为1,2…8; 2)给主持人设置一个控制按钮,用来控制系统清零(编号显示数码管灭灯)和抢答的开始; 3)抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按
  3. 所属分类:嵌入式

    • 发布日期:2010-01-22
    • 文件大小:2097152
    • 提供者:zh1234560
  1. 多路高速数据采集系统设计与实现

  2. ]介绍了一种多路高速实时数据采集系统的设计方案及实现,该系统是一种单路可独立工作、几路组合 可实现多路采集的多路百兆高速实时数据采集系统
  3. 所属分类:专业指导

    • 发布日期:2010-05-16
    • 文件大小:130048
    • 提供者:oksjf7
  1. 多路AD转换,采用adc0809总线方式进行数据采集,通过proteus仿真(绝对好用!)

  2. 通过总线方向进行数据采集,实现了ADC0809多路AD转换,并通过proteus仿真,绝对好用!
  3. 所属分类:嵌入式

    • 发布日期:2010-06-17
    • 文件大小:1024
    • 提供者:xiazai_dongxi
  1. 基于CPLD控制的多路数据自动采集系统设计

  2. 分析了常用模数转换器的控制时序,并以0:)@)A 为例,对由4=1: 构建的多路采集控制 电路的内部原理做了详细分析。给出了基于4=1: 控制的多路数据自动采集系统设计方案,仿真 验证本方案是可行的。
  3. 所属分类:嵌入式

    • 发布日期:2010-07-14
    • 文件大小:181248
    • 提供者:zhouquan0206
  1. 无线多路遥控发射接收系统设计

  2. 本文主要是围绕无线遥控发射接收系统的相关的理论和实践应用进行了研究。主要包括以下的内容:根据项目要求,设计无线遥控发射接收系统,给出了硬件设计电路和编码解码元件结构,详细叙述了系统的硬件线路的设计要点和结构以及遥控电路编码解码的技术。文中提出了一种用按键实现多路遥控控制设计方法,给出了该设计方法详细的原理说明和具体的设计电路。同时给出了一种独特的详细的系统抗干扰措施和系统节能措施。文中设计的电路和控制方法适用于一般的简单的遥控系统设计,硬件设计也有一定的实用性和通用性。 2.设计内容和要求(包
  3. 所属分类:硬件开发

    • 发布日期:2011-01-10
    • 文件大小:264192
    • 提供者:qq784954642
  1. 第五章 模拟多路开关

  2. 数据采集与智能仪器 主讲人:胡访宇 中国科学技术大学电子工程与信息科学系 课件下载地址 10新版: 第一章 绪论 第二章 模拟信号数字化 第三章 数字模拟转换器 第四章 模拟数字转换器 第五章 模拟多路开关 第六章 测量放大器 第七章 采样保持(放大)器 第八章 模拟前端(AFE)设计 第九章 抗干扰技术 第十章 测量数据的处理
  3. 所属分类:专业指导

    • 发布日期:2011-03-08
    • 文件大小:723968
    • 提供者:yanghao207
  1. 多路复用器和模拟开关

  2. 多路复用器和模拟开关的使用介绍及相关的代码信息设置和数据的0与1的选择
  3. 所属分类:C

    • 发布日期:2011-04-27
    • 文件大小:43008
    • 提供者:kevin554079604
  1. 多路并行数据采集系统设计

  2. 多路并行数据采集系统设计;多路并行数据采集系统设计;多路并行数据采集系统设计/
  3. 所属分类:硬件开发

    • 发布日期:2011-07-12
    • 文件大小:732160
    • 提供者:dq6502011
  1. 多路全并行连续数据采集技术研究

  2. 多路全并行连续数据采集技术研究;多路全并行连续数据采集技术研究
  3. 所属分类:硬件开发

    • 发布日期:2011-07-12
    • 文件大小:1048576
    • 提供者:dq6502011
  1. 基于USB2_0的多路高精度数据采集系统的研制

  2. 基于USB2_0的多路高精度数据采集系统的研制,毕业设计
  3. 所属分类:嵌入式

    • 发布日期:2011-10-11
    • 文件大小:5242880
    • 提供者:byxc2006126
  1. 多路归并算法

  2. 对文件里的数据(默认100个)用多路归并算法进行排序并将排序结果转移到新文件中。
  3. 所属分类:C#

    • 发布日期:2011-10-22
    • 文件大小:46080
    • 提供者:linxi729778865
  1. 多路复用器和模拟开关

  2. 多路复用器(MULTIPLEXER 也称为数据选择器)是用来选择数字信号通路的;模拟开关是传递模拟信号的,因为数字信号也是由高低两个模拟电压组成的, 所以模拟开关也能传递数字信号。 在CMOS多路复用器中,因为其数据通道也是模拟开关结构,所以也能用于选择多路模拟信号。但是TTL的多路复用器就不能选择模拟信号.。 用CMOS的多路复用器或模拟开关传递模拟信号时要注意:模拟信号的变化值必须在正负电源电压之间,譬如要传递有正负半周的正弦波时,必须使用正负电源且电源电压大于传递的模拟信号峰值,这时其控
  3. 所属分类:硬件开发

    • 发布日期:2011-12-06
    • 文件大小:43008
    • 提供者:yangxueyin0112
  1. 一种多路同步数据采集系统的设计

  2. 继电保护或者测控装置都需要同步采集多路的电压或者电流信号,现在一般的实现方式都是用多路逐次逼近型ADC(譬如AD7656或者ADS8-556)实现多路同步数据的采集,这种方案采样速度高、控制简单,但是每一通道都需要基于运算放大器的抗混叠滤波器,所以实现起来成本高、占用PCB面积大。本文提出一种使用CS5451A模数转换芯片实现多路同步数据采集的实现方案,这种实现方式电路简单、成本低。在本方案中,处理器选用的是飞思卡尔MPC8313处理器,主频333 MHz。CS5451A如果用CPU直接控制,由
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:451584
    • 提供者:weixin_38698860
  1. EDA/PLD中的关于多路同步串口的FPGA传输实现

  2. 随着集成电路技术的发展,FPGA和DSP以及ARM以其体积小、速度快、功耗低、设计灵活、利于系统集成、扩展升级等优点,被广泛地应用于高速数字信号传输及数据处理,以DSP+FPGA+ARM的架构组成满足实时性要求的高速数字处理系统已成为一种趋势,本文主要研究FPGA在高速多路数据传输中的应用。   系统结构   在DSP多路串行数据同时向ARM发送的系统中,因为数据通道有并行要求,应用FPGA硬件并行的特点,由FPGA并行接收多路数据,经过缓冲后再发送至ARM进行数据的高级处理的方案,系统结构
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:153600
    • 提供者:weixin_38626080
  1. 关于多路同步串口的FPGA传输实现

  2. 随着集成电路技术的发展,FPGA和DSP以及ARM以其体积小、速度快、功耗低、设计灵活、利于系统集成、扩展升级等优点,被广泛地应用于高速数字信号传输及数据处理,以DSP+FPGA+ARM的架构组成满足实时性要求的高速数字处理系统已成为一种趋势,本文主要研究FPGA在高速多路数据传输中的应用。   系统结构   在DSP多路串行数据同时向ARM发送的系统中,因为数据通道有并行要求,应用FPGA硬件并行的特点,由FPGA并行接收多路数据,经过缓冲后再发送至ARM进行数据的处理的方案,系统结构图如
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:200704
    • 提供者:weixin_38660327
« 12 3 4 5 6 7 8 9 10 ... 50 »