您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 多通道雷达数字接收机数字下变频设计

  2. 提出一种基于时分复用原理的双频段多通道数字接收机DDC模块的设计方法,并利用FPGA的数控振荡器和FIR滤波器的IP核完成了DDC模块的设计与实现。仿真结果表明,该设计实现了数字混频、抽取和滤波的功能,与其他设计方案对比表明,本方案有效地减少了FPGA资源的使用量,降低了硬件设计的复杂度,节约了硬件成本。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:359424
    • 提供者:weixin_38632763
  1. EDA/PLD中的基于FPGA的宽带数字接收机变带宽数字下变频器设计

  2. 摘  要: 基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。   变带宽数字下变频器(VB-DDC)可以对多种带宽的输入信号进行处理,因此在雷达、通信、电子侦察等领域有广泛应用。商用数字下变频器,如Intersil公司单通道DDC HSP5
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:292864
    • 提供者:weixin_38629206
  1. 通信与网络中的一种通用中频数字化接收机的实现

  2. 摘要:为满足雷达中频数字化接收机通用性设计要求,给出基于可编程的四通道数字下变频器ISL5416结合高速A/D器件AD*5实现通用中频数字接收机的设计方案。利用AD*5实现直接中频采样,在ISL5416中完成频谱搬移,数字滤波和抽取,实现数字下变频到基带;用FPGA实时控制,给ISL5416配置参数和系统时序控制。详细讨论了数字滤波器的设计和仿真。测试结果显示,系统动态范围大,镜像抑制比高,这是模拟中频接收机不具有的。整个系统集成度高,可靠性好,使用灵活,已在多个雷达产品中运用。   0 引
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:334848
    • 提供者:weixin_38595243
  1. 基于FPGA的宽带数字接收机变带宽数字下变频器设计

  2. 摘  要: 基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。   变带宽数字下变频器(VB-DDC)可以对多种带宽的输入信号进行处理,因此在雷达、通信、电子侦察等领域有广泛应用。商用数字下变频器,如Intersil公司单通道DDC HSP5
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:420864
    • 提供者:weixin_38576779