您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VerilogHDL语言的MIPS多时钟周期CPU设计

  2. 一个VerilogHDL语言实现的MIPS指令系统多周期CPU,内附源代码,设计图及详细设计文档,以及运行结果截图。
  3. 所属分类:专业指导

    • 发布日期:2010-03-11
    • 文件大小:11534336
    • 提供者:thekiwi
  1. 基于MIPS指令集的32位CPU设计与VHDL实现

  2. 有限指令集cpu的设计,包括单周期,多周期,流水线的设计详细流程。
  3. 所属分类:专业指导

    • 发布日期:2010-05-22
    • 文件大小:10485760
    • 提供者:peipeihan
  1. 多CPU设计 多CPU设计 多CPU设计

  2. 多CPU设计 多CPU设计 多CPU设计 多CPU设计 多CPU设计
  3. 所属分类:其它

    • 发布日期:2011-04-08
    • 文件大小:287744
    • 提供者:Augusdi
  1. 多核程序设计

  2. 多核心设计:适宜多核CPU上的并行程序设计。今天在双核CPU机器上试了一下,发现效率方面超出想象.
  3. 所属分类:其它

    • 发布日期:2011-12-16
    • 文件大小:39936
    • 提供者:wzh81930
  1. verilog流水线多周期CPU设计

  2. 里面有多周期和流水线CPU的VERILOG代码实现,适合学习计算机原理课程设计
  3. 所属分类:硬件开发

    • 发布日期:2012-03-29
    • 文件大小:207872
    • 提供者:sktz_whj
  1. CPU设计28位

  2. 28位的多周期CPu设计,内涵verilog代码及RAM内容
  3. 所属分类:C/C++

    • 发布日期:2013-07-01
    • 文件大小:458752
    • 提供者:aier541
  1. CPU设计与实践实验报告

  2. CPU设计与实践实验报告 70多页,熬了一个通宵写的
  3. 所属分类:硬件开发

    • 发布日期:2013-11-12
    • 文件大小:1048576
    • 提供者:sky_hiter
  1. 12条MIPS指令多周期CPU设计【ISE实现】

  2. 12条MIPS指令多周期CPU设计【ISE实现
  3. 所属分类:专业指导

    • 发布日期:2015-03-21
    • 文件大小:1048576
    • 提供者:u010279981
  1. 多周期CpU设计与分析

  2. 这是机组实验,多周期CPU MIPS设计,包含代码以及测试
  3. 所属分类:C/C++

  1. 计组实验 Vivado 多周期CPU设计

  2. 计算机组成原理实验 多周期CPU设计 Vivado MIPS基本指令都有实现,包括bgtz j jal bne 等等基本指令
  3. 所属分类:讲义

    • 发布日期:2018-01-17
    • 文件大小:147456
    • 提供者:qq_40183066
  1. MIPS多周期CPU设计

  2. 使用verilog语言,实现add sub or sw lw beq j七条指令的多周期CPU设计代码以及相关文档、测试文件。
  3. 所属分类:嵌入式

    • 发布日期:2018-06-29
    • 文件大小:543744
    • 提供者:weixin_38363081
  1. RISC_V 多周期CPU设计.zip

  2. RISC_V 多周期CPU设计,里面包含基于最新提出的RISC_V指令集设计的多周期CPU,使用Verilog语言,代码注释详细,提供官方给出的测试样例,RV32I 基本整数指令四十多条指令都有实现,波形仿真通过。
  3. 所属分类:硬件开发

    • 发布日期:2019-07-03
    • 文件大小:61440
    • 提供者:yuanfuli
  1. 基于多核ARM的数控系统的设计

  2. 随着嵌入式技术的发展,大部分数控系统采用的是 ARM 处理器,实现各种安全稳定的运动控制功能。为了解决日益复杂,大负载的数控系统功能需求,引入多 CPU 技术是必然趋势,本文主要探讨基于多核 CPU 的数控系统的设计,提高数控系统的数据处理能力,实现更好的功能。
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:271360
    • 提供者:weixin_38621897
  1. 多CPU系统共享串行EEPROM

  2. 文章探讨了一种多CPU共享串行EEPROM的模块化设计方法,使得系统设计简单可靠,软件编制容易。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:79872
    • 提供者:weixin_38614268
  1. 多CPU单片机系统设计在社区安防系统中的应用

  2. 对一些功能稍微复杂一点的系统,多CPU系统设计方法 更能显示出它的优越性。那么,如何实现多CPU的单片机系统设计呢?本文将在这方面进行一些有益的探索。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:172032
    • 提供者:weixin_38655878
  1. 多CPU系统级芯片设计的CPU内核选择

  2. 在系统级芯片(SoC)设计中采用多个CPU已经成为一种越来越常用的设计方法。为多CPU应用而设计的处理器内核应具备几个重要特性,例如较高的性能密度、有效的处理器内部通信能力、支持调试,以及可灵活实现和可配置性。本文将针对这些与多CPU设计相关的内核性能进行讨论。    由于业界对SoC器件的可编程性要求越来越高,所以采用多CPU进行SoC设计变得更加普遍。对许多应用来说,单CPU很难满足人们对设备性能飞速提高的要求。而在复杂的实时系统中,采用多CPU通常会使性能分配更加容易做到,因此响应时间也更
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:95232
    • 提供者:weixin_38569219
  1. 单片机与DSP中的多CPU单片机系统设计在社区安防系统中的应用

  2. 摘要:本文较为详细地介绍基于多CPU的单片机系统设计思想,并给出它在社区安全防范系统中的应用。     关键词:多CPU 安全防范 系统设计 概述 随着人们生活水平的提高和科学技术的发展,安全防范的问题引起了越来越多的关注。人们在承受现代文明所带来的高效率、快节奏压力的同时,都希望能拥有一个安全、舒适的家庭环境。因此,越来越多的安防产品应运而生,尤其是蓬勃发展的现代化社区物业管理,通过监控网络把家庭和社区值班室紧密地联系起来,给人们的生活带来了极大的方便。但是,有些社区监控网络并不能完全
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:98304
    • 提供者:weixin_38626858
  1. 嵌入式系统/ARM技术中的富士通的ARM9多CPU评估器件可用于实现下一代SoC平台

  2. 富士通微电子亚洲私人有限公司(Fujitsu Microelectronics Asia Pte Ltd)日前推出一种采用ARM9多CPU的评估器件MB87Q1100,可用于实现下一代SoC平台。该产品集成了ARM926EJ-S和ARM946E-S嵌入式宏单元内核。 MB87Q1100的高效率可缩短用户的产品开发时间,并可完善最终的芯片设计方案。该产品具有多层AHB总线,采用0.11微米CMOS工艺制造,内置闪存和SDRAM存储控制器、8通道DMA控制器、中断控制器、2通道UART以及2×2通
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:35840
    • 提供者:weixin_38681218
  1. VSCPU:非常简单的cpu设计-源码

  2. 中央处理器 非常简单的cpu设计 处理器由4个简单阶段FETCH(从ROM存储器中提取指令),ADDR阶段,执行指令的FETCH阶段和非常简单的INTR阶段(仅与可屏蔽中断一起工作)组成。这是一个简单的uni项目,因为我没有提供太多要点。如果您想了解有关处理器的更多信息,可以找到一个pdf文件,该文件在塞尔维亚语中提供了更多说明。
  3. 所属分类:其它

    • 发布日期:2021-03-21
    • 文件大小:307200
    • 提供者:weixin_42126677
  1. 基于多CPU的单片机嵌入式系统的系统设计

  2. 基于多CPU的单片机嵌入式系统的系统设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:149504
    • 提供者:weixin_38676058
« 12 3 4 5 6 7 8 9 10 ... 50 »