您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 深圳精敏经济实惠型送料控制器JMDM-LCD8DIOMT.rar

  2. 深圳精敏经济实惠型送料控制器JMDM-LCD8DIOMTrar,一、产品简介JMDM-LCD8DIOMT 是深圳市精敏数字机器有限公司自主研发的一款具有高可靠稳定性的工业送料系统控制器,是文本显示控制器一体机,以功能实用、外观紧凑、经济实惠为特点,是PLC 文本显示器的高性价比替代方案,故又叫经济型送料控制器。 它有4路光电隔离输入和4路晶体管(MT)输出;控制器自带高清蓝屏液晶LCD(192*64点阵),面板上有七个轻触按键,便于于人机交互,在线设置参数,监控运行状态,显示系统参数等;采用专
  3. 所属分类:其它

    • 发布日期:2019-09-19
    • 文件大小:483328
    • 提供者:weixin_38743506
  1. ABB柜体传动ACS5X0-07硬件手册.pdf

  2. ABB柜体传动ACS5X0-07硬件手册pdf,ABB柜体传动ACS5X0-07硬件手册传动 硬件手册 饭本中文 生效年月 北京电气传动系统有限公司 安全须知 本章内容 本章包括在安装、运行和维修桕体传动单元时必须遵守的安全规汔。如果忽视,将造 成人身伤害甚至死亡,或损坏变频器、电机或其它传动设备。在操佐传动单元之前, 请仔细阅读本章内容。 警告和注意事项 本手包括两类安全须知:警告和注意。警告提醒你可能导致严重伤害或死亡和/或 损坏设备的情况。警告信息还会告诉你如何避免事故。注意则让你注意
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:2097152
    • 提供者:weixin_38743506
  1. 如何在电路抗静电

  2. 如何在电路抗静电,对静电不懂的可以下来看看
  3. 所属分类:硬件开发

    • 发布日期:2012-04-24
    • 文件大小:4096
    • 提供者:zhengsongxin567
  1. 模拟技术中的CMOS电路中ESD保护结构的设计原理与要求

  2. ESD(静电放电)是CMOS电路中最为严重的失效机理之一,严重的会造成电路自我烧毁。论述了CMOS集成电路ESD保护的必要性,研究了在CMOS电路中ESD保护结构的设计原理,分析了该结构对版图的相关要求,重点讨论了在I/O电路中ESD保护结构的设计要求。     1 引言     静电放电会给电子器件带来破坏性的后果,它是造成集成电路失效的主要原因之一。随着集成电路工艺不断发展,CMOS电路的特征尺寸不断缩小,管子的栅氧厚度越来越薄,芯片的面积规模越来越大,MOS管能承受的电流和电压也越来越
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:99328
    • 提供者:weixin_38520258
  1. CMOS电路ESD保护结构设计

  2. 摘 要:静电放电是CMOS电路中最为严重的失效机理之一,严重的会造成电路自我烧毁。论述了CMOS集成电路ESD保护的必要性,研究了在CMOS电路中ESD保护结构的设计原理,分析了该结构对版图的相关要求,重点讨论了在I/O电路中ESD保护结构的设计要求。   1 引 言   静电放电会给电子器件带来破坏性的后果,它是造成集成电路失效的主要原因之一。随着集成电路工艺不断发展, CMOS电路的特征尺寸不断缩小,管子的栅氧厚度越来越薄,芯片的面积规模越来越大,MOS管能承受的电流和电压也越来越小,而
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:102400
    • 提供者:weixin_38641366
  1. CMOS电路中ESD保护结构的设计原理与要求

  2. ESD(静电放电)是CMOS电路中为严重的失效机理之一,严重的会造成电路自我烧毁。论述了CMOS集成电路ESD保护的必要性,研究了在CMOS电路中ESD保护结构的设计原理,分析了该结构对版图的相关要求,重点讨论了在I/O电路中ESD保护结构的设计要求。     1 引言     静电放电会给电子器件带来破坏性的后果,它是造成集成电路失效的主要原因之一。随着集成电路工艺不断发展,CMOS电路的特征尺寸不断缩小,管子的栅氧厚度越来越薄,芯片的面积规模越来越大,MOS管能承受的电流和电压也越来越小
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:128000
    • 提供者:weixin_38607784
  1. 数字电路上拉电阻和下拉电阻的作用和选用

  2. 本文主要讲了数字电路和的作用以及如何选用,下面一起来学习一下:  1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的高电平(一般为3.5V),这时就需要在TTL的输出端接,以提高输出高电平的值。  2、OC门电路必须加上拉电阻,才能使用。  3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。  4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。  5、芯片的管脚加上拉电阻来提高输出电平,从而提
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:91136
    • 提供者:weixin_38631182
  1. CMOS电路的ESD保护结构设计

  2. ESD(静电放电)是CMOS电路中为严重的失效机理之一,严重的会造成电路自我烧毁。论述了CMOS集成电路ESD保护的必要性,研究了在CMOS电路中ESD保护结构的设计原理,分析了该结构对版图的相关要求,重点讨论了在I/O电路中ESD保护结构的设计要求。 1 引言      静电放电会给电子器件带来破坏性的后果,它是造成集成电路失效的主要原因之一。随着集成电路工艺不断发展,CMOS电路的特征尺寸不断缩小,管子的栅氧厚度越来越薄,芯片的面积规模越来越大,MOS管能承受的电流和电压也越来越小,而外
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:102400
    • 提供者:weixin_38672812
  1. 优化电源EMC的4种常用解决方案讲述

  2. 在电源模块应用中,EMC设计往往是重中之重,因为关乎整个用户产品的EMC性能。那么如何提升EMC性能呢?本文从电源模块的设计与应用角度为您解读。  EMC测试又叫做电磁兼容,描述的是产品两个方面的性能,即电磁发射/干扰EME和电磁抗扰EMS。EME中包含传导和辐射,而EMS中又包含静电、脉冲群、浪涌等。为提升用户系统稳定性,接下来我们将为大家讲述如何灵活应用以上方法优化电源EMC,本文将从电源的设计与应用等角度介绍4种常用解决方案:   浪涌防护电路  电源模块在实际应用中,工程师们经常使用浪涌
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:272384
    • 提供者:weixin_38607554