点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 如何在设计PCB时增强防静电ESD功能
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
【张飞硬件1-10】学习资料+笔记分享
张飞硬件设计与开发视频1-10(附加各章节原理图) BUCK开关电源视频知识点刚要 NE555经典应用电路图 PCB板不同材质区别 PCB布线规范[华为] PCB工艺边及拼板规范 PCB印制电路板设计技术与实践 如何在设计PCB时增强防静电ESD功能 S-P502 打板要求 被动元件基础知识等文档
所属分类:
嵌入式
发布日期:2019-05-07
文件大小:96
提供者:
qq_41975551
如何在设计PCB时增强防静电ESD功能.pdf
通关在PCB设计环节的优化增强板子的防静电ESD功能,此举旨在源头上解决部分部分问题。
所属分类:
硬件开发
发布日期:2019-07-16
文件大小:78848
提供者:
qq_29565423
如何在设计PCB时增强防静电功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。
所属分类:
其它
发布日期:2020-07-23
文件大小:62464
提供者:
weixin_38557935
在设计PCB时如何增强防静电的ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。
所属分类:
其它
发布日期:2020-08-14
文件大小:64512
提供者:
weixin_38693476
如何在设计PCB时增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。
所属分类:
其它
发布日期:2020-08-27
文件大小:62464
提供者:
weixin_38742571
如何在设计PCB时增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。
所属分类:
其它
发布日期:2020-10-18
文件大小:62464
提供者:
weixin_38524139
PCB技术中的如何在设计PCB时增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。 来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多
所属分类:
其它
发布日期:2020-11-10
文件大小:63488
提供者:
weixin_38710524
如何在设计PCB时增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。 来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多
所属分类:
其它
发布日期:2021-01-19
文件大小:63488
提供者:
weixin_38520192