您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 如何提高基于FPGA的原型的可视性

  2. 采用基于现场可编程门阵列(FPGA)的原型的验证团队面临的最大挑战之一在于当原型系统未能发挥期望的性能时了解原型系统的内部行为。分析和调试这些设计的一个关键因素是难以观察内部信号。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:150528
    • 提供者:weixin_38733875
  1. EDA/PLD中的如何提高基于FPGA的原型的可视性

  2. 采用基于现场可编程门阵列(FPGA)的原型的验证团队面临的最大挑战之一在于当原型系统未能发挥期望的性能时了解原型系统的内部行为。分析和调试这些设计的一个关键因素是难以观察内部信号。   目前的顶级FPGA在容量和性能方面均提供巨大的能力。例如,Xilinx Virtex-5家族成员包含成千上万可以配置成逻辑、RAM或移位寄存器的逻辑单元。此外,这种可编程逻辑可与硬IP块搭配使用,如工作频率全部高达550MHz的兆位RAM以及数百个25×18乘法器/DSP功能。   这些可能还包含多个硬和/或
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:146432
    • 提供者:weixin_38625464
  1. 如何提高基于FPGA的原型的可视性

  2. 采用基于现场可编程门阵列(FPGA)的原型的验证团队面临的挑战之一在于当原型系统未能发挥期望的性能时了解原型系统的内部行为。分析和调试这些设计的一个关键因素是难以观察内部信号。   目前的FPGA在容量和性能方面均提供巨大的能力。例如,Xilinx Virtex-5家族成员包含成千上万可以配置成逻辑、RAM或移位寄存器的逻辑单元。此外,这种可编程逻辑可与硬IP块搭配使用,如工作频率全部高达550MHz的兆位RAM以及数百个25×18乘法器/DSP功能。   这些可能还包含多个硬和/或软处理器
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:168960
    • 提供者:weixin_38690275