您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 存储/缓存技术中的级联PLL超低噪声精密时钟抖动滤除技术研究

  2. 摘要:时钟是高速数据转换器、卫星数字调制解调等定时、触发的基准,而因为信号源或晶振本身及外部随机噪声、抽样间隔误差波动等引起的时钟抖动则成为影响通信系统中精度和信号质量的关键因素。   本文针对全方位的信号路径系统中的高速全差分运放及高频宽14位模拟/数字转换器的随机及固定时钟抖动,具体分析、研究了超低噪声兼时钟抖动滤除技术。研究选用双级联PLLatinum架构,配置高性能压控振荡器(VCXO),很好地实现了降噪和时钟抖动滤除的作用。   0 引言   随着电子信息技术的发展,数据传输在军
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:218112
    • 提供者:weixin_38513794