您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SAN架构实施手册-Brocade SAN 架构设备

  2. “MSA 2.0 构建指南”的这一章提供构建组成 MSA 2.0 存储解决方案的各种装置的循序渐进指导。为 Brocade 架构、HP 存储设备和 EMC 存储设备提供了单独的内容章节;每一节都包括公共 、CDC 情境和 SBO 情境等小节(分别针对 Corporate Data Center 和 Satellite Branch Office)。 Microsoft® Systems Architecture (MSA) 基础结构将其大多数存储器维持于存储区域网络(SAN)中,它由若干个一起
  3. 所属分类:网络基础

    • 发布日期:2009-12-22
    • 文件大小:708608
    • 提供者:ljxandmmz
  1. STM32F2技术培训 存储器和总线架构

  2. STM32F2技术培训 存储器和总线架构
  3. 所属分类:嵌入式

    • 发布日期:2011-07-06
    • 文件大小:1048576
    • 提供者:wuguoyana
  1. S3C2440中文手册PDF

  2. 此用户手册描述的是三星公司的 16/32 位精简指令集(RISC)微处理器 S3C2440A。三星公司的 S3C2440A 为手持设备和普通应用提供了低功耗和高性能的小型芯片微控制器的解决方案。 为了降低整体系统成本, S3C2440A 还提供了以下丰富的内部设备。 S3C2440A 基于ARM920T 核心,0.13µm 的CMOS 标准宏单元和存储器单元。低功耗,简单,精致,且全静 态设计特别适合于对成本和功率敏感型的应用。它采用了新的总线架构如先进微控制总线构架(AMBA) 。 S3C2
  3. 所属分类:硬件开发

    • 发布日期:2011-08-08
    • 文件大小:11534336
    • 提供者:chrisswy
  1. S3C6410中文用户手册.pdf

  2. 如题:S3C6410中文用户手册; 内容如:第一章 S3C6410 处理器概述 S3C6410 是一个16/32 位RISC 微处理器,旨在提供一个具有成本效益、功耗低,性能高的应用处理器 解决方案,像移动电话和一般的应用。它为2.5G 和 3G 通信服务提供优化的H /W 性能, S3C6410 采用了 64/32 位内部总线架构。该64/32 位内部总线结构由AXI、AHB 和APB 总线组成。它还包括许多强大的硬件 加速器,像视频处理,音频处理,二维图形,显示操作和缩放。一个集成的多格式
  3. 所属分类:其它

    • 发布日期:2011-10-20
    • 文件大小:12582912
    • 提供者:hi_shuangxi
  1. stm32教程之存储器和总线架构.part01

  2. stm32入门教程,待续中,使用最好的开发软件IAR为教学软件,非常不错,待续中……
  3. 所属分类:硬件开发

    • 发布日期:2012-04-25
    • 文件大小:59768832
    • 提供者:longfei_3
  1. stm32教程之存储器和总线架构.part02

  2. stm32入门教程,待续中,使用最好的开发软件IAR为教学软件,非常不错,待续中……
  3. 所属分类:硬件开发

    • 发布日期:2012-04-25
    • 文件大小:59768832
    • 提供者:longfei_3
  1. stm32教程之存储器和总线架构.part03

  2. stm32入门教程,待续中,使用最好的开发软件IAR为教学软件,非常不错,待续中……
  3. 所属分类:硬件开发

    • 发布日期:2012-04-25
    • 文件大小:59768832
    • 提供者:longfei_3
  1. stm32教程之存储器和总线架构.part04

  2. stm32入门教程,待续中,使用最好的开发软件IAR为教学软件,非常不错,待续中……
  3. 所属分类:硬件开发

    • 发布日期:2012-04-25
    • 文件大小:59768832
    • 提供者:longfei_3
  1. stm32教程之存储器和总线架构.part05

  2. stm32入门教程,待续中,使用最好的开发软件IAR为教学软件,非常不错,待续中……
  3. 所属分类:硬件开发

    • 发布日期:2012-04-25
    • 文件大小:463872
    • 提供者:longfei_3
  1. stm32f103zet6官网手册

  2. stm32f103zet6官网手册,阅读《STM32F103xxx 参考手册》,一定要注意,不需要全部阅读—— 没有 时间的。建议选读,但是前几章必读。存储器和总线架构、电源控制、备份寄存 器、复位和时钟控制,通用和复用功能I/O,中断和时间等等前几章一定要花时 间阅读。
  3. 所属分类:嵌入式

    • 发布日期:2014-04-02
    • 文件大小:2097152
    • 提供者:u014512023
  1. STM32F4xx中文参考手册

  2. STM32F4xx中文参考手册 目录 1. 文档约定 47 2. 存储器和总线架构 49 3. 嵌入式Flash接口 58 4. CRC计算单元 83 5. 电源控制器 86 6. 复位和时钟控制 105 7. 通用I/O(GPIO) 175 8. 时钟配置控制器(SYSCFG) 194 9. DMA 控制器 201 10. 中断和事件 233 11. 模数转换器(ADC) 248 12. 数模转换器(DAC) 288 13. 数字摄像头接口(DCMI) 308 14. 高级控制定时器 (TI
  3. 所属分类:嵌入式

    • 发布日期:2018-07-16
    • 文件大小:20971520
    • 提供者:qq_34901073
  1. STM32F2—存储器和总线架构.pdf

  2. STM32F2—存储器和总线架构
  3. 所属分类:其它

    • 发布日期:2019-09-15
    • 文件大小:852992
    • 提供者:weixin_38744207
  1. 一种基于软件方法的容错架构的设计和实现_陈斌.pdf

  2. 为了提高计算机对单粒子等原因引起的存储器双错的处理能力,在综合电子架构下设计了一种基于软件实现的可靠容错架构。在星载计算机软件架构设计中,设计了实时系统软件调度任务处理底层信息,应用软件负责任务计算、处理系统软件信息。以1553B总线的RT作为重要数据保存端,保存恢复系统工作的必须数据。为了保证有效保存故障信息,设计了异地保存错误信息的方法,实现了计算机的"黑匣子"。
  3. 所属分类:其它

    • 发布日期:2020-05-13
    • 文件大小:992256
    • 提供者:olivia_ye
  1. MM32L362PF灵动微2.0-5.5V,电池供电超极功耗MCU,能效比极高。超低价格,免费券。-UM_MM32L3xx_Ver1.5.1.pdf

  2. MM32L362PF灵动微2.0-5.5V,电池供电超极功耗MCU,能效比极高。超低价格,免费券。-UM_MM32L3xx_Ver1.5.1.pdfMind Motion Soc solutions 用户手册各章节与各产品系列交叉对照表 功能模块 第章:文中的缩写 第章:仔储器和总线架构 第章:嵌入式闪存 第章: 计算单元 第章:电源控制() 第章:备份寄存器() 第章:复位和时钟控制() 第章:通用和复用功能 第章:中断和事件 第章: 控制器 第章:模拟数字转換() 第章:数字模拟转换() 第
  3. 所属分类:其它

    • 发布日期:2019-09-03
    • 文件大小:7340032
    • 提供者:weixin_38743968
  1. 基于ARM Cortex-M3核的SoC架构设计及性能分析

  2. 主要研究了基于ARM Cortex-M3核的SoC设计方法及不同架构对芯片整体性能的影响。首先从Cortex-M3的结构特点尤其是总线结构特点出发,分析了基于该核的SoC架构设计的要点。然后通过EEMBC的CoreMark程序,对实际流片的一款Cortex-M3核芯片进行了性能测试,并与STM32F103 MCU的测试结果进行了对比,通过实例说明了不同芯片架构对性能的影响。最后,对影响SoC芯片性能的因素,包括芯片架构、存储器速度、工艺、主频等进行了分析和总结。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:229376
    • 提供者:weixin_38502929
  1. 如何实现FPGA到DDR3 SDRAM存储器的连接

  2. 采用90nm工艺制造的DDR3 SDRAM存储器架构支持总线速率为600 Mbps-1.6 Gbps (300-800 MHz)的高带宽,工作电压低至1.5V,因此功耗小,存储密度更可高达2Gbits。该架构无疑速度更快,容量更大,单位比特的功耗更低,但问题是如何实现DDR3 SDRAM DIMM与FPGA的接口呢?   关键词——均衡!   如果没有将均衡功能直接设计到FPGA I/O架构中,那么任何设备连接到DDR3 SDRAM DIMM都将是复杂的,而且成本还高,需要大量的外部元器件,
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:195584
    • 提供者:weixin_38612304
  1. 大数据处理的可配置混合内存架构研究

  2. 本文提出了一种用于大数据处理的可配置混合存储架构(CHMA)。 它包括计算节点和内存节点。 可以根据不同应用的需求配置计算节点,以提高计算系统的适用性。 存储器节点包含存储器控制芯片和存储器网络,这些存储器控制芯片和存储器网络支持用不同类型的存储器设备来构建存储器系统。 每个内存控制芯片包含两个内存控制器。 提出了两种关键技术来优化CHMA的内存访问的带宽和等待时间,一种是多通道并行总线结构,另一种是插入到内存控制芯片中的缓存或缓冲区结构。 实验结果表明:首先,两个存储控制器集成在存储控制芯片中
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:740352
    • 提供者:weixin_38607282
  1. 利用IAR编译器分配MAXQ:registered:微控制器上的闪存和SRAM存储器

  2. 摘要:通过调用读、写程序存储器,MAXQ器件提供特殊的固定用途ROM函数。然而,在MAXQ微控制器上无法直接存取储存在程序存储器中的数据。固定用途ROM函数起始地址集成在IAR Embedded Workbench?,以存取储存的数据。本应用笔记介绍如何利用IAR嵌入式工作台工具分配和存取MAXQ微控制器上的闪存和SRAM存储器。   引言   MAXQ架构是一种基于标准Harvard结构、功能强大的单周期RISC微控制器,程序和数据存储总线相互独立。这种组织形式要求每个存储器具有专用总线(
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:285696
    • 提供者:weixin_38732315
  1. 嵌入式学习--step4 STM32F4总线架构

  2. 一、STM32F4总线架构  DMA(Direct Memory Access,直接内存存取)  八条主控总线是:  Cortex-M4 内核I总线,D总线和S总线;  DMA1存储器总线,DMA2存储器总线;  DMA2外设总线;  以太网DMA总线;  USB OTG HS DMA总线;  七条被控总线:  内部FLASH ICode 总线;  内部FLASH DCode 总线;  主要内部SRAM1(112KB);  辅助内部SRAM2(16KB);  辅助内部SRAM3(64KB)(仅适
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:44032
    • 提供者:weixin_38534444
  1. 如果将8/16位微控制器升级成32位架构将会发生什么改变?

  2. 特定应用的微控制器选型分类有很多种方法。从内核处理器类型和存储器总线系统入手是其中常见的一种。是选择8位、16位,还是32位架构,通常有以下几个参考标准:性能级别、可寻址存储器和系统成本。   客户有时还可能遇到各种需要多内核架构的应用,这种情况意味着用户不仅要花更多时间了解并掌握各种内核技术、外设编程技术和工具使用,还要在管理不同架构特性方面额外增加物流费用。   针对这一问题,恩智浦推出了基于32位ARM Cortex-M0处理器内核的LPC1100系列微控制器。该处理器是ARM公司Co
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:325632
    • 提供者:weixin_38634610
« 12 3 4 5 6 »