您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高强度文件夹加密大师

  2. 使用前请您先阅读以下条款: 1、本站仅对原软件包“依样”打包,仅增加此说明文件,不保证所提供软件或程序的完整性和安全性。 2、请在使用前查毒 (这也是您使用其它网络资源所必须注意的) 。 3、在安装时,务必留意查看每一步的Next!以免被安装第三方恶意插件程序。 4、由本站提供的程序对您的网站或计算机造成严重后果的本站概不负责。 5、欢迎再次到来 6、如需购买软件,请到天空软件站共享软件注册中心(http://shareware.skycn.com/)选购。!
  3. 所属分类:网络基础

    • 发布日期:2009-07-25
    • 文件大小:1048576
    • 提供者:txkjqhd
  1. 电源完整性设计,非常好的电源设计文档

  2. 这是一个在讲解电源完整性方面非常好的书,可用来做电源设计,调高电源的可靠性。
  3. 所属分类:专业指导

    • 发布日期:2010-01-08
    • 文件大小:525312
    • 提供者:chenjiyuan127
  1. 模拟数字联合观测调试信号完整性

  2. 数字系统设计与模拟系统设计有着极大差异,数 字系统设计人员根本无需考虑模拟信号的完整性,因为 当时所设计的系统中的数据信号和时钟信号运行速率最 高仅为10兆赫;而自从这些低速电路被CMOS和Bi-CMOS 等上升时间在十亿分之一秒以内的集成电路取代后,情 况就截然不同了。如今,数字系统设计人员在关心数字 信号的同时,还必须留意模拟信号特性,从而能够更加 高效地对系统进行调试与检验。
  3. 所属分类:专业指导

    • 发布日期:2010-01-26
    • 文件大小:1048576
    • 提供者:kaizg
  1. 确保信号完整性的电路板设计准则

  2. 信号完整性 (SI) 问题解决得越早,设计的效率就越高,从而可避免在电路板设计完成之后才增加端接器件。 SI 设计规划的工具和资源不少,本文探索信号完整性的核心议题以及解决 SI 问题的几种方法,在此忽略设计过程的技术细节。
  3. 所属分类:专业指导

    • 发布日期:2010-04-23
    • 文件大小:121856
    • 提供者:dlriljh
  1. 信号完整性计算机分析的高速数字信号 PCB板的设计方法

  2. 随着集成电路输出开关速度提高以及 PCB板密度增加,信号完整性已经成为高速数字 PCB设计必须关心的问题之一。元器件和PCB板的参数、元器件在PCB板上的布局、高 速信号的布线等因素,都会引起信号完整性问题,导致系统工作不稳定,甚至完全不工 作。 如何在 PCB板的设计过程中充分考虑到信号完整性的因素,并采取有效的控制措施, 已经成为当今PCB设计业界中的一个热门课题。基于信号完整性计算机分析的高速数字 PCB板设计方法能有效地实现PCB设计的信号完整性
  3. 所属分类:专业指导

    • 发布日期:2010-05-16
    • 文件大小:16384
    • 提供者:T358091905
  1. 高速PCB设计 电源完整性和电磁兼容性研究

  2. 随着 高 速 数字电路和高集成度芯片技术的飞速发展,电路中的信号完整性、电源完整性和电磁兼容性问题日益严重。这些问题的出现给系统硬件设计带来了更大的挑战,高速PCB的信号完整性、电源完整性和电磁兼容性设计己经成为系统设计能否成功的主要因素
  3. 所属分类:嵌入式

    • 发布日期:2010-06-18
    • 文件大小:3145728
    • 提供者:xinyeyu
  1. 电源完整性设计详解---于博士

  2. 芯片内部有成千上万个晶体管,这些晶体管组成内部的门电路、组合逻辑、寄存器、计 数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数量 越来越大。芯片的外部引脚数量有限,为每一个晶体管提供单独的供电引脚是不现实的。芯 片的外部电源引脚提供给内部晶体管一个公共的供电节点,因此内部晶体管状态的转换必然 引起电源噪声在芯片内部的传递。 对内部各个晶体管的操作通常由内核时钟或片内外设时钟同步,但是由于内部延时的差 别,各个晶体管的状态转换不可能是严格同步的,当某些晶体管已经完成
  3. 所属分类:嵌入式

    • 发布日期:2010-07-22
    • 文件大小:291840
    • 提供者:lxd2757
  1. PCB高頻佈線重點要領

  2. 頻率v.s.電路 高頻被動元件 阻抗匹配 信號完整性 接地技巧與觀念 光速、頻率、波長、介電係數 週期性慢波結構 COPD現有產品Layout觀念
  3. 所属分类:硬件开发

    • 发布日期:2011-04-20
    • 文件大小:4194304
    • 提供者:alewe
  1. 电源完整性设计详解.pdf

  2. 为什么要重视电源噪声问题? 芯片内部有成千上万个晶体管,这些晶体管组成内部的门电路、组合逻辑、寄存器、计 数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数量 越来越大。芯片的外部引脚数量有限,为每一个晶体管提供单独的供电引脚是不现实的。芯 片的外部电源引脚提供给内部晶体管一个公共的供电节点,因此内部晶体管状态的转换必然 引起电源噪声在芯片内部的传递。
  3. 所属分类:嵌入式

    • 发布日期:2011-05-19
    • 文件大小:291840
    • 提供者:kkkjj163
  1. 13篇信号完整性文档含华为及中兴信号完整性培训资料打包

  2. 含金量很高的13篇资料,从基础到进阶,从原理到应用,从理论分析到仿真实验,都很详细。
  3. 所属分类:硬件开发

    • 发布日期:2011-05-24
    • 文件大小:18874368
    • 提供者:yueliyueaoliao
  1. ado.net技术内幕(高清PDF中文版)

  2. 本书是使用Microsoft Visual Studio .NET和ADO.NET编写高可伸缩性、可用Web数据库应用程序的开发人员必备指南。介绍了如何使用ADO.NET在企业级的Web应用程序中访问、排序和处理数据。通过书中丰富的实例和工具,读者能够了解编写、测试与调试数据库应用程序代码的方法。本书还介绍了ADO.NET对象模型,用于Web扩展性的XML特性,与SQL Server 2000的集成。 全书共分5大部分。第I部分提供了ADO.NET对象模型的概要叙述,并且提供了【数据窗体向导】
  3. 所属分类:.Net

  1. 基于FPGA的高速高密度PCB设计中的信号完整性分析.pdf

  2. 基于FPGA的高速高密度PCB设计中的信号完整性分析.pdf
  3. 所属分类:硬件开发

    • 发布日期:2012-07-19
    • 文件大小:878592
    • 提供者:tuoyunfeng
  1. 高速PCB板信号完整性仿真分析及应用

  2. 信号完整性主要就是指电路系统中信号的质量。引起信号完整性问题的原因 比较复杂,元器件的参数、PCB 的参数、元器件在 PCB 上的布局、高速信号的布线等都是影响信号完整性的重要因素。信号完整性问题主要表现为:延迟、反射、过冲、振铃、串扰、时序、同步切换噪声、EMI 等。 本课题对于高速信号完整性的主要问题,包括反射,串扰等进行了一系列理 论分析和仿真,并找到解决这些问题的方法。在此基础上,以具体设计——高清垫片机为例,根据高速 PCB 的信号完整性设计流程进行系统分析与设计, 在Mentor
  3. 所属分类:硬件开发

    • 发布日期:2013-02-18
    • 文件大小:2097152
    • 提供者:pengwangguo
  1. 高速多板系统信号完整性建模与仿真技术研究

  2. 本文对板级信号完整性关键因素!传输线模型及其高频效应!反射与串扰!高速串行数据传输SERDES基本架构和高速信号仿真模型结构进行了深入的研究"在提出理论方法的基础上,对多种过孔和差分过孔进行建模和参数优化,并对仿真结果进行了频域和时域上的分析"为了达到精度和速度的平衡,本文在高速电路分析和仿真中将/场0/路0结合的方法贯彻至终"研究的模型不仅有时域电路模型,如阳Bufl飞:的SPICE和IBIS模型,还有频域的电磁场模型,如背板连接器的S参数模型,并通过仿真验证了模型的正确有效性"最后使用测试
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:6291456
    • 提供者:pengwangguo
  1. 高速数字PCB互连设计信号完整性研究

  2. 随着数字系统时钟频率越来越高,信号跳变时间越来越短,高速数字PCB的互连设 计对整个系统电气性能的影响也越来越大"高速系统中,高速信号经过互连线时会产生一系列的信号完整性(Signalhitegrity,简称sI)问题"因此,如何处理由高速互连引起sI问题,己成为高速数字系统设计成功与否的关键问题之一" 本文主要研究由高速无源互连单元所引起的延时!反射!串扰!不连续性等SI问题" 首先分析了反射和串扰发生的机理,并给出了通过端接技术减小反射的仿真波形和通过改变传输线参数对串扰影响的仿真波形,得
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:9437184
    • 提供者:pengwangguo
  1. 电源完整性设计详解

  2. 芯片内部有成千上万个晶体管,这些晶体管组成内部的门电路、组合逻辑、寄存器、计数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数量越来越大。芯片的外部引脚数量有限,为每一个晶体管提供单独的供电引脚是不现实的。芯片的外部电源引脚提供给内部晶体管一个公共的供电节点,因此内部晶体管状态的转换必然引起电源噪声在芯片内部的传递。
  3. 所属分类:专业指导

    • 发布日期:2013-05-15
    • 文件大小:291840
    • 提供者:zabcd_
  1. 编译原理龙书答案

  2. 编译原理龙书答案 完整性高 第二章 2.2 Exercises for Section 2.2 2.2.1 Consider the context-free grammar: S -> S S + | S S * | a Show how the string aa+a* can be generated by this grammar. Construct a parse tree for this string. What language does this grammar ge
  3. 所属分类:专业指导

    • 发布日期:2014-05-13
    • 文件大小:673792
    • 提供者:u013009946
  1. 信号完整性

  2. 非常好的一本高速信号完整性参考书.高清版本,值得一读。
  3. 所属分类:讲义

    • 发布日期:2014-09-12
    • 文件大小:4194304
    • 提供者:yscjxn
  1. 基于FPGA的高速高密度PCB设计中的信号完整性分析

  2. 基于FPGA的高速高密度PCB设计中的信号完整性分析
  3. 所属分类:嵌入式

    • 发布日期:2014-09-21
    • 文件大小:734208
    • 提供者:u012064037
  1. 基于信号完整性分析的高速数字PCB 的设计方法

  2. 本文介绍了一种基于信号完整性计算机分析的高速数字信号 PCB板的设计方法。在这 种设计方法中,首先将对所有的高速数字信号建立起PCB板级的信号传输模型,然后通过 对信号完整性的计算分析来寻找设计的解空间,最后在解空间的基础上来完成PCB板的设 计和校验。 随着集成电路输出开关速度提高以及 PCB板密度增加,信号完整性已经成为高速数字 PCB设计必须关心的问题之一。元器件和PCB板的参数、元器件在PCB板上的布局、高 速信号的布线等因素,都会引起信号完整性问题,导致系统工作不稳定,甚至完全不工
  3. 所属分类:专业指导

    • 发布日期:2009-03-04
    • 文件大小:16384
    • 提供者:regnal8051
« 12 3 4 5 6 7 8 9 10 ... 50 »