您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 轻松搞定ExtJs(转载)

  2. 由于资源分太高,所以下载降分方便大家,我想原创者也会同意的!! 亲测--格式为pdf,虽然不是chm但也高清,希望跟我一样想学习extjs的人有帮助!! 目 录 1 第一章:序 6 第二章:准备与资源 9 一、下载 9 二、拦路虎 9 三、布署环境 11 四、SpketIDE 12 五、资源 16 六、小结 16 第三章:Ext OOP基础 17 一、javascr ipt类的定义 17 二、Extjs命名空间的定义 17 三、Extjs OOP 17 四、配置(config)选项 19 五、
  3. 所属分类:Javascript

    • 发布日期:2009-07-08
    • 文件大小:3145728
    • 提供者:r13895793069
  1. 轻松搞定extjs,李赞红那本

  2. 目 录 1 第一章:序 6 第二章:准备与资源 9 一、下载 9 二、拦路虎 9 三、布署环境 11 四、SpketIDE 12 五、资源 16 六、小结 16 第三章:Ext OOP基础 17 一、javascr ipt类的定义 17 二、Extjs命名空间的定义 17 三、Extjs OOP 17 四、配置(config)选项 19 五、Ext.apply()和Ext.applyIf() 20 六、小结 21 第四章:消息框 22 一、话说消息框 22 二、最简单的消息框——提示框 23
  3. 所属分类:Javascript

    • 发布日期:2009-11-30
    • 文件大小:3145728
    • 提供者:ydsakyclguozi
  1. SQL資料庫定序

  2. 協助您 解決資料大小寫 文字類型 錯誤問題 並且詳細說明定序概念
  3. 所属分类:SQLServer

    • 发布日期:2014-01-16
    • 文件大小:5120
    • 提供者:u013489963
  1. 使用最大保形原理和C方案耦合的定序预测的重归一化组不变性的新颖证明

  2. 作为重归一化组不变性的基本要求,任何物理观测值都必须独立于重归一化方案和初始重归一化尺度的选择。 在本文中,我们表明,通过使用新提出的C方案耦合,可以得到一个证明,即对于任何重新规范化方案,最大保形预测的原理都与方案无关,从而满足了所有条件。 重归一化组不变性。 我们为非单重Adler函数和τ衰减到四环级的ν+强子说明了这些特征。
  3. 所属分类:其它

    • 发布日期:2020-05-04
    • 文件大小:561152
    • 提供者:weixin_38689338
  1. FPGA电源定序电路分析

  2. 系统设计师必须考虑加电和断电期间芯核电源和I/O 源之间的定时差和电压差(换言之,就是电源定序)问题。当电源定序不当时,就有可能发生闭锁失灵或电流消耗过大的现象。如果两个电源加到芯核接口和I/O 接口上的电位不同时,就会出现触发闭锁。定序要求不相同的FPGA 和其他元件会使电源系统设计更加复杂化。
  3. 所属分类:其它

    • 发布日期:2020-07-17
    • 文件大小:77824
    • 提供者:weixin_38582506
  1. 如何使用电源定序器来实现指定的电源轨定时及定序

  2. 微处理器、FPGA、DSP、模数转换器 (ADC) 和片上系统 (SoC) 器件一般需要多个电压轨才能运行。为防止出现锁定、总线争用问题和高涌流,设计人员需要按特定顺序启动和关断这些电源轨。此过程称为电源时序控制或电源定序,目前有许多解决方案可以有效实现定序。
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:349184
    • 提供者:weixin_38678300
  1. FPGA电源定序电路原理分析

  2. 系统设计师必须考虑加电和断电期间芯核电源和I/O 源之间的定时差和电压差(换言之,就是电源定序)问题。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:121856
    • 提供者:weixin_38730977
  1. 基于高性能信号处理器件TPS54X80的电源定序实现

  2. 诸如 DSP 与 FPGA 等高性能信号处理器件要求多种针对内核及 I/O 电压生成不同电压的电源。电源输出上电和断电顺序对器件操作和长期可靠性至关重要。德州仪器 (TI) 提供的 SWIFT? 系列高集成度电源管理 IC 能够满足上述电路必需的电源定序要求。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:332800
    • 提供者:weixin_38659648
  1. 电源技术中的高性能信号处理器件TPS54X80实现电源定序

  2. 诸如 DSP 与 FPGA 等高性能信号处理器件要求多种针对内核及 I/O 电压生成不同电压的电源。电源输出上电和断电顺序对器件操作和长期可靠性至关重要。德州仪器 (TI) 提供的 SWIFT? 系列高集成度电源管理 IC 能够满足上述电路必需的电源定序要求。   SWIFT? 稳压器集成了所有设计高性能负载点 dc/dc转换器所需的有源组件:低电阻功率MOSFET、MOSFET驱动程序、脉宽调制比较器以及误差放大器。完成 dc/dc 转换器设计的外围器件是无源的,如感应器、电容器和电阻器。根
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:131072
    • 提供者:weixin_38502929
  1. 电源技术中的用可编程电源管理单元实现电源定序

  2. 在多电压轨环境中,电源定序历来是个备受关注的重要话题。   在电压升降过程中,数字信号处理器(DSP)、现场可编程门阵列(FPGA)、专用集成电路(ASIC)和微处理器等器件对电源的顺序和电压都有着不同的要求。系统设计师要更充分的发掘电源管理器件的潜能,透彻的了解系统电源定序的需求。   电源定序的必要性   在研究具有电源管理工能的芯片之前,我们必须重视关系到器件工作和器件长期可靠性的问题。   如果电源定序不当,系统设计的可靠性就会降低,同时也会破坏系统内的静电释放(ESD)保护功能
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:95232
    • 提供者:weixin_38628211
  1. 电源技术中的FPGA的电源定序电路

  2. 系统设计师必须考虑加电和断电期间芯核电源和I/O源之间的定时差和电压差(换言之,就是电源定序)问题。当电源定序不当时,就有可能发生闭锁失灵或电流消耗过大的现象。如果两个电源加到芯核接口和I/O接口上的电位不同时,就会出现触发闭锁。定序要求不相同的FPGA和其他元件会使电源系统设计更加复杂化。为了排除定序问题,你应当在加电和断电期间使芯核电源和I/O电源之间的电压差最小。图1所示的电源将3.3V输入电压调节到1.8V芯核电压,并在加电和断电期间跟踪3.3V I/O电压,以使两电源线之间的电压差最小
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:126976
    • 提供者:weixin_38611459
  1. 电源技术中的一种新的电源定序方法

  2. 目前,大部分为通信和数据处理应用而设计的电路板需要多种集成电路供电电压。长期以来,在上电和断电过程中正确的给这类电源定序一直是个设计问题,这个问题由于最新集成电路的苛刻要求而日益严重。本文考察了各类定序方法,重点阐述了具有内置定序特性的新一代模块式负载点(POL)转换器是如何提供了一种特别有成本效益的解决方案。 硅器件制造商正逐步通过转向亚微米制造稳步地提高高性能集成电路的性能和功能特性。伴随这种趋势的是比以往任何时候都要低的工作电压,目的是为了将转换速度最大化并防止形状很小的晶体管二次击穿。因
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:95232
    • 提供者:weixin_38517728
  1. 非负矩阵分解中模型定序的稳定方法

  2. 非负矩阵分解中模型定序的稳定方法
  3. 所属分类:其它

    • 发布日期:2021-03-12
    • 文件大小:1048576
    • 提供者:weixin_38709139
  1. 掺氟氧化锡玻璃上的高质量自定序TiO2纳米管

  2. 掺氟氧化锡玻璃上的高质量自定序TiO2纳米管
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:1048576
    • 提供者:weixin_38715831
  1. kicad_sequencer:转换器定序器电路。 基于W6PQL设计-源码

  2. kicad_sequencer 变频器定序器电路。 基于W6PQL设计。 归功于: W6PQL的器。 版本: w6pql_sequencer-此设计与以上链接中的W6PQL几乎相同。 只是一个基卡德实现和我自己的项目的布局变化。
  3. 所属分类:其它

    • 发布日期:2021-02-14
    • 文件大小:406528
    • 提供者:weixin_42120550
  1. PhaseLogic:Logic Sc​​ripter的定序器脚本-源码

  2. 相逻辑 PhaseLogic是Logic Sc​​ripter的脚本,可以处理以下几件事: 顺序 琶音 和弦(大,小和弦进行) 人性化力度和音符的节拍位置 等等 例子 演奏简单的四分音符序列 var sequenceDenominators = [ 4 , 4 , 4 , 4 ] 渐强演奏四分音符序列 var sequenceDenominators = [ 4 , 4 , 4 , 4 ] var sequenceVelocities = [ 30 , 40 , 60 , 100 ] 演奏和
  3. 所属分类:其它

    • 发布日期:2021-02-11
    • 文件大小:7168
    • 提供者:weixin_42164534
  1. 高性能信号处理器件的电源定序

  2. 诸如DSP与FPGA等高性能信号处理器件要求多种针对内核及I/O电压生成不同电压的电源。电源输出上电和断电顺序对器件操作和长期可*性至关重要。德州仪器(TI)提供的SWIFT:trade_mark:系列高集成度电源管理IC能够满足上述电路必需的电源定序要求。SWIFT:trade_mark:稳压器集成了所有设计高性能负载点dc/dc转换器所需的有源组件:低电阻功率MOSFET、MOSFET驱动程序、脉宽调制比较器以及误差放大器。完成dc/dc转换器设计的外围器件是无源的,如感应器、电容器和电阻器
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:168960
    • 提供者:weixin_38668754
  1. 一种新的电源定序方法

  2. 一种新的电源定序方法PowerSupplySequencing-ANewApproach MarkO'Sullivan    ArtesynTechnology   目前,大部分为通信和数据处理应用而设计的电路板需要多种集成电路供电电压。长期以来,在上电和断电过程中正确的给这类电源定序一直是个设计问题,这个问题由于最新集成电路的苛刻要求而日益严重。本文考察了各类定序方法,重点阐述了具有内置定序特性的新一代模块式负载点(POL)转换器是如何提供了一种特别有成本效益的解决方案。硅器件制造商正逐步通过
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:116736
    • 提供者:weixin_38545243
  1. 如何使用电源定序器来实现指定的电源轨定时及定序

  2. 微处理器、FPGA、DSP、模数转换器 (ADC) 和片上系统 (SoC) 器件一般需要多个电压轨才能运行。为防止出现锁定、总线争用问题和高涌流,设计人员需要按特定顺序启动和关断这些电源轨。此过程称为电源时序控制或电源定序,目前有许多解决方案可以有效实现定序。 此外,为有效进行升压和关断而应运而生的各种电源定序器、监视器和监控器还采用了电压和电流水平监控技术来计算功率水平,目的是保护复杂的集成电路和子组件。 本文将详细介绍电源定序,探讨电源定序规范和技术,以及如何使用电源
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:243712
    • 提供者:weixin_38589812
  1. Technologies_de_la_fete:模块化网络定序器-源码

  2. Technologies_de_la_fete 模块化网络定序器
  3. 所属分类:其它

    • 发布日期:2021-03-27
    • 文件大小:12288
    • 提供者:weixin_42119358
« 12 3 4 5 6 7 8 9 10 ... 43 »