您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2009年下半年程序员考试最后冲刺全真模拟试题一

  2. 2009年下半年程序员考试最后冲刺全真模拟试题一   本套试题是遵循《全国计算机技术与软件专业技术资格(水平)考试程序员考试大纲与培训指南(2009版)》中程序员考试的要求,根据最近两年的程序员考试的命题规律整理编写的,基本涵盖了所有重要考点,其难度、题型、题量和命题的风格接近于考试真题(对部分答案进行了详细的分析和说明)。特供参加2009年11月考试的考生最后冲刺使用。   该套试卷分为上午试卷和下午试卷,上午试卷共75道选择题,每题1分,共75分;下午试卷共5道题,每题15分,共75分。
  3. 所属分类:C

    • 发布日期:2009-09-15
    • 文件大小:454656
    • 提供者:nyhj6
  1. 二进制定点整数补码运算中“丢失”与“溢出”问题的研究

  2. 二进制定点整数补码运算中“丢失”与“溢出”问题的研究论文
  3. 所属分类:专业指导

    • 发布日期:2009-09-25
    • 文件大小:70656
    • 提供者:jiedushi
  1. FPGA无偏量化专利文章

  2. 详细讲述如何消除定点运算中截断引起的有偏误差问题,美国专利文章,FPGA使用者参考,极有价值
  3. 所属分类:硬件开发

    • 发布日期:2010-01-17
    • 文件大小:9437184
    • 提供者:oldluo
  1. 最佳精度定点运算的FPGA实现

  2. 多数通用的FPGA芯片仅支持整数和标准逻辑矢量的运算。而整数运算的数值表示的范围小、精度低,一般不能满足数字滤波器及数字控制器的计算精度要求,因此使得FPGA实现的高速数值计算、数值分析和信号处理等方面的应用受到了限制.为改善FPGA在数字信号处理方面的适应性问题,文中研究了如何用硬件描述语言来实现最佳精度定点数的数值运算算法,其中重点阐述了定点数的表示、定标、保持最佳精度的定点数运算法则以及如何用VHDL语言实现宽位最佳精度的定点加法器和乘法器,并扩展到定点减法器和除法器.
  3. 所属分类:硬件开发

    • 发布日期:2010-02-04
    • 文件大小:202752
    • 提供者:pingguopi
  1. 定点DSPs的定标及其运算方法

  2. 分析了定点DSPs 的定标问题,讨论了定点运算中的Q x 值选择和解决数值超范围的方法,提出了定点DSPs加法的通用处理方法,并 就定点运算程序设计中的一些具体问题进行了讨论。
  3. 所属分类:嵌入式

    • 发布日期:2011-07-30
    • 文件大小:81920
    • 提供者:wang120wang120
  1. dsp芯片 定点运算

  2. 该文档主要讲述dsp芯片中进行定点运算所设计的基本问题,分别介绍了定标、从浮点到定点的运算,定点的快速运算及其实现。文档中举出大量的例子说明,相信下载阅读后肯定会很有收获。-
  3. 所属分类:C/C++

    • 发布日期:2011-09-18
    • 文件大小:270336
    • 提供者:dandanbai
  1. 基于视觉的手势识别法及实现

  2. 针对手势识别算法复杂度高、在嵌入式系统上运行效率低的问题,提出一种以定点运算为主的基于形状 特征的手势识别方法。采用内部最大圆法和圆截法提取特征点,在手掌内部寻找一个最大圆来获取掌心坐标; 同时 根据指尖的几何特征,在手形边缘以画圆的方式获取指尖,从而得到手势的手指数、方向和掌心位置等特征信息
  3. 所属分类:C

    • 发布日期:2014-07-27
    • 文件大小:427008
    • 提供者:yaowujunyao
  1. 计算机组成原理第二章-运算方法与运算器

  2. 计算机中的数据表示,熟悉包括定点数、浮点数、字符、十进制数的表示方法 ; 原码、补码、反码、移码等码制之间的关系以及各码制之间真值数的转换; 补码的加减运算,定点原码一位乘、除运算,定点补码一位乘、除运算及其逻辑结构; 变形补码、运算方法(尤其是补码)的理解,溢出、进位等问题的出现和解决方法; 定点数的变形补码加减运算; 原、补码乘法和除法运算; 浮点运算方法和浮点数的规格化及其逻辑结构; 运算器的基本结构和设计方法,解已知芯片功能。
  3. 所属分类:讲义

    • 发布日期:2019-03-12
    • 文件大小:1048576
    • 提供者:weixin_43493343
  1. 【FPGA笔记】基于FPGA的图像处理

  2. 1.将算法开发和FPGA实现分离 用软件的图像处理环境可以使用大批量的图像样本进行测试及调试算法,再将算法映射到硬件上, 这样大大节省了硬件调试周期。 2.算法的精度 图像处理的算法中,大部分需要采用浮点数运算,而浮点数运算再FPGA中是非常不划算的,因此需 要转换成定点数计算,此时会设计到浮点运算转定点运算时精度下降的问题。 3.软件和硬件的合理划分 这里的软件是指DSP,CPU,硬件是指FPGA;一般 结构规则 计算量大的操作如sobel算子 均值滤波 可以采用硬件进行,不规则的动态可变长
  3. 所属分类:硬件开发

    • 发布日期:2019-03-19
    • 文件大小:604160
    • 提供者:fant20
  1. 高性能定点DSP位处理单元(BMU)设计

  2. 本文设计了用于定点DSP的位处理单元电路,他有效地实现了逻辑/算术移位、取指、归一化等操作,解决了利用定点DSP进行浮点运算的问题。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:239616
    • 提供者:weixin_38632763
  1. 基于Python定点平方根的FPGA实现

  2. FPGA作为可编程的逻辑器件,它具有功耗低、便于修改、调试等特点,并能在上面实时完成大量的算法,平方根运算作为信号和图像处理中的常见算法,目前在FPGA上有许多实现,但是这些实现方法通常采用目前硬件设计中普遍采用的Verilog和VHDL语言进行硬件设计,这种设计方法存在着仿真和校验效率低,对于复杂的算法和软件设计者之间的沟通较为困难等问题。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:224256
    • 提供者:weixin_38535364
  1. 解决了个困扰了2天的问题,定点运算问题

  2. 本文主要讲解定点运算问题,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:29696
    • 提供者:weixin_38536397
  1. 不同运算机制下FFT计算精度分析

  2. 主要研究定点、块浮点和浮点运算机制下,频域抽取基4算法的精度问题。首先分析了定点、块浮点、浮点等运算机制下,基4算法基本运算单元中数据不同表现形式及输出截位规则。然后利用MATLAB平台建立了定点与块浮点FFT仿真模型,以噪信比作为FFT输出精度指标,研究输出精度与输入信号范围、算法参数之间的关系。仿真表明,输入为随机序列时,定点与块浮点FFT输出噪信比与输入信号幅值范围、输入序列长度及算法输入位宽有关。此结论可用以解决实际工程中小信号频谱失真问题,在工程分析与设计中具有重要参考价值。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:378880
    • 提供者:weixin_38705723
  1. 单片机与DSP中的基于Python 定点平方根的FPGA实现

  2. 摘要:针对当前系统设计中软硬件设计者分别采用不同的设计语言存在的问题,采用基于Python的软硬件协同设计方法,以信号处理和图像处理中常用的平方根算法为例,在FPGA上实现了定点平方根算法。实验结果表明Python可以有效地将软件算法快速地转换为硬件设计,并能大幅度提高系统设计,仿真和校验的效率,使得这种方法设计的产品能更快地进入市场。   0 引言   FPGA 作为可编程的逻辑器件,它具有功耗低、便于修改、调试等特点,并能在上面实时完成大量的算法,平方根运算作为信号和图像处理中的常见算法
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:239616
    • 提供者:weixin_38656676
  1. 解决了个困扰了2天的问题,定点运算问题

  2. 分母变小了,相当于左移了 代码如下:a=1-b/c; |b|<pow n|c|=pow(2,26) |a| u4ee3码如下:a<>=6; b<<=8; a=1<<14-b/c; //相当于 a<<14,保证了a的精度 分子不能左移太多位,分母右移,解决问题了。 发散思维说起来很容易,做起来不容易呀! 您可能感兴趣的文章:DSP中浮点转定点
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:29696
    • 提供者:weixin_38617846
  1. DSP中浮点转定点运算–浮点数的存储格式

  2. 二:浮点数的存储格式 2.1 IEEE floating point standard   上面我们说了,浮点数的小数点是不固定的,如果每个人都按照自己的爱好存储在电脑里,那不就乱套了吗?那么怎么在计算机中存储这种类型的数字呢?象这类古老的问题前人早都为我们做好了相应的规范,无规矩不成方圆吗。我们平时所说的浮点数的存储规范,就是由IEEE指定的,具体的规范文件是:IEEE Standard 754 for Binary Floating-Point Arithmetic。大家可以很容易的从网络
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:252928
    • 提供者:weixin_38616139
  1. DSP中浮点转定点运算–举例及编程中的心得

  2. 5.举例及编程中的心得 5.1举例   “第3章  DSP芯片的定点运算.doc”这篇文章中给了一个很简单有能说明问题的例子,不想动大脑了,直接引用过来如下。   这是一个对语音信号(0.3kHz~3.4kHz)进行低通滤波的C语言程序,低通滤波的截止频率为800Hz,滤波器采用19点的有限冲击响应FIR滤波。语音信号的采样频率为8kHz,每个语音样值按16位整型数存放在insp.dat文件中。 例3.7  语音信号800Hz 19点FIR低通滤波C语言浮点程序 代码如下:#include
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:61440
    • 提供者:weixin_38590784
  1. DSP中浮点转定点运算–定点数模拟浮点数运算及常见的策略

  2. 4.定点数模拟浮点数运算及常见的策略   相信大家到现在已经大致明白了浮点数转换成定点数运算的概貌。其实,原理讲起来很简单,真正应用到实际的项目中,可能会遇到各种各样的问题。具我的经验,常见的策略有如下几条: 1)除法转换为乘法或移位运算 我们知道,不管硬件平台如果变换,除法运算所需要的时钟周期都远远多于乘法运算和加减移位运算,尤其是在嵌入式应用中,“效率”显得尤为重要。以笔者的经验,其实,项目中的很大一部分除法运算是可以转换成乘法和移位运算,效率还是有很大提升空间的。 2)查表计算 有些运算表
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:49152
    • 提供者:weixin_38655309
  1. DSP中浮点转定点运算–定点数的加减乘除运算

  2. 3.定点数的加减乘除运算 简单的说,各种运算的原则就是先把待运算的数据放大一定的倍数,在运算的过程中使用的放大的数据,在最终需要输出结果的时候再调整回去。 举个例来说,有如下运算: 代码如下:… // coefs1 = 0.023423; coefs2=0.2131 float coefs1,coefs2; int result; … result = 34* coefs1+72* coefs2; … 代码的意思是,该模块需要输出一个整型的结果,但计算的过程中有浮点的运算。如果在定点的DSP中
  3. 所属分类:其它

    • 发布日期:2021-01-21
    • 文件大小:41984
    • 提供者:weixin_38524139
  1. 解决Tensorflow 内存泄露问题

  2. 使用tensorflow进行编程时,经常遇到操作不当,带来的内存泄露问题,这里有一个可以帮助debug问题所在方法: https://stackoverflow.com/questions/51175837/tensorflow-runs-out-of-memory-while-computing-how-to-find-memory-leaks/51183870#51183870 使用tf.Graph.finalize()把运算图变成只读的,从而对图的修改都会报错,从而找到内存泄露的定点。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:53248
    • 提供者:weixin_38595528
« 12 3 »