您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. LINGO软件的学习

  2. LINGO是用来求解线性和非线性优化问题的简易工具。LINGO内置了一种建立最优化模型的语言,可以简便地表达大规模问题,利用LINGO高效的求解器可快速求解并分析结果。 §1 LINGO快速入门 当你在windows下开始运行LINGO系统时,会得到类似下面的一个窗口: 外层是主框架窗口,包含了所有菜单命令和工具条,其它所有的窗口将被包含在主窗口之下。在主窗口内的标题为LINGO Model – LINGO1的窗口是LINGO的默认模型窗口,建立的模型都都要 在该窗口内编码实现。下面举两个例子
  3. 所属分类:C

    • 发布日期:2009-08-08
    • 文件大小:319488
    • 提供者:huxlaylyx
  1. 数字电路 全加器 全加器

  2. 相加时不考虑进位的二进制的加法则称为半加,所用的电路叫半加器。相加时考虑来自低位的进位以及向高位的进位的二进制加法则称为全加,所用的电路叫全加器。全加器的逻辑表达式为: 它有三个输入端An、Bn、Cn-1。Cn-1为低位来的进位输入端,两个输入端Cn、Sn。两个多位数相加时每一位都是带进位相加,所以必须用全加器。这时,只要依次将低一位的进位输出接到高位的进位输入,就可构成多位加法器了。74LS283是中规模集成四位二进制全加器,其引脚排列如图2.3.1所示。 全加器除完成加法运算以外,还可用来
  3. 所属分类:专业指导

    • 发布日期:2011-04-17
    • 文件大小:135168
    • 提供者:zzb13425138525
  1. 数电实验报告

  2. 西电数电实验 1、数字逻辑电路实验板 1块 2、74HC(LS)00(四二输入与非门) 1片 3、74HC(LS)86(四二输入异或门) 1片 4、74HC(LS)153(双四选一数据选择器) 1片 5、74HC(LS)283(4位二进制全加器) 1片
  3. 所属分类:专业指导

    • 发布日期:2012-04-14
    • 文件大小:338944
    • 提供者:cs50dn19hy
  1. EDA技术实验报告

  2. 包括4位全加器 四选一数据选择器 4位加法计数器 七段数码显示译码器等的VHDL程序及仿真
  3. 所属分类:硬件开发

    • 发布日期:2012-06-11
    • 文件大小:664576
    • 提供者:odong_1990
  1. 2012年微机原理课程设计题目

  2. 1. 求 N! 。 要求:从键盘接收一个数字,计算其阶乘,并显示出来。 2. 求 N-M 连续数据的和,并将和显示出来。 3. 3.根据键盘输入的一个数字显示相应的数据螺旋方阵。如输入 4,则显示。 1 2 3 4 12 13 14 5 11 16 15 6 10 9 8 7 共需要显示 4^2=16 个数字。 要求:1.根据键盘输入的数字(3-20) ,显示相应的数据方阵。 2.画出设计思路流程图,编写相应程序。 4. 4. 在屏幕上开一个窗口显示自已的名字(汉字) 。 5. 5.通过键盘输
  3. 所属分类:专业指导

    • 发布日期:2012-10-15
    • 文件大小:174080
    • 提供者:ljn245849694
  1. 实验报告四位全加器

  2. 实验报告四位全加器
  3. 所属分类:其它

    • 发布日期:2012-12-27
    • 文件大小:830464
    • 提供者:shuaipizi
  1. 硬件描述言四位全机器

  2. 详细的vhdl语言编写的四位全机器实验报告 已经经过测试,可放心使用。
  3. 所属分类:嵌入式

    • 发布日期:2013-04-10
    • 文件大小:25600
    • 提供者:zhangmin19921
  1. 硬件描述语言实验四位全加器

  2. 这是硬件描述语言全加器的实验报告 赢了结构化描述方式,已在电脑上验证过,可放心使用。
  3. 所属分类:嵌入式

    • 发布日期:2013-04-11
    • 文件大小:955
    • 提供者:zhangmin19921
  1. 硬件描述语言四位全加器

  2. 这是硬件描述语言四位全加器的实验报告 用了行为描述方式,已在电脑上验证,可放心使用
  3. 所属分类:电信

    • 发布日期:2013-04-11
    • 文件大小:820
    • 提供者:zhangmin19921
  1. 四位全加器

  2. 四位全加器,EDA实验报告,文中有详细的实现过程以及仿真结果
  3. 所属分类:硬件开发

    • 发布日期:2014-03-25
    • 文件大小:624640
    • 提供者:u013889342
  1. 数字逻辑实验报告

  2. 一位全加器(综合验证性) 一位8421BCD码转换成余3码(综合设计性)三位纽环计数器(综合设计性) 四位二进制数左移、右移同步时序逻辑电路(综合设计性)
  3. 所属分类:硬件开发

    • 发布日期:2017-12-30
    • 文件大小:6291456
    • 提供者:chu1024
  1. 数字逻辑实验指导书

  2. 目录 第一部分 实验准备 第一章 数字逻辑实验要求 预备-1 第二章 数字逻辑实验基本知识 预备-2 第三章 MAX+plus II实验操作步骤 预备-5 第二部分 实验 实验一 逻辑门电路的功能与测试 实验-1 (一) 或门的逻辑功能测试 (二) 与非门74LS00的逻辑功能测试 (三) 或非门74LS02的逻辑功能测试 (四) 与非门74LS20的逻辑功能测试 (五) 异或门74LS86的逻辑功能测试 实验二 复合逻辑电路功能的实现测试 实验-6 (一) 用与非门组成异或门并测试验证其功能
  3. 所属分类:讲义

    • 发布日期:2018-11-27
    • 文件大小:737280
    • 提供者:qq_41614770
  1. 2015-频谱分析仪设计报告汇编.pdf

  2. 2015年的大学生电子设计大赛题目-频谱分析仪设计报告-汇编,都是获得国赛一二等奖的作品E题80MHz~100MHz频谱分析仪 、任务 设计制作一个简易频谱仪。频谱仪的本振源用锁相环制作。频谱仪的基本结构图如图 E-1所示。 信号源输入一混频 滤波 显示 本振源 频率显示 图E-1频谱仪的基本结构图 要求 1.基本要求 制作一个基于锁相环的本振源: (1)频率范围90~110MHz; (2)频率步进100kHz; (3)输出电压幅度10~100mV,可调; (4)在整个频率范围内可自动扫描;扫描
  3. 所属分类:硬件开发

    • 发布日期:2019-07-01
    • 文件大小:12582912
    • 提供者:gxiangming