您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AT89S51单片机试验及实践教程Proteus+仿真

  2. 主要内容: (1)将里面的实验用Proteus仿真!!!!包括C语言的和汇编的!!! (2)加了注释(本人也是刚学的,可能有些错误,望提出!) 还加了部分与该实验有关的资料!! (3)将本人发现的原版中的问题加以改正.(里面还有小部分问题,目前仍然不明) 1.闪烁灯 2.模拟开关灯 3.多路开关状态指示 4. 广告灯的左移右移 5.广告灯(利用取表方式) 6.报警产生器 声音有问题——估计是LM386的问题,去掉可以正常仿真。 7. I-O并行口 直接驱动LED显示 8.按键识别方法之 9.一
  3. 所属分类:硬件开发

    • 发布日期:2009-07-08
    • 文件大小:3145728
    • 提供者:eqiaotea
  1. 开放式CPU设计 实验程序 实验CPU:存储器

  2. 开放式CPU设计 实验程序 实验CPU:存储器 所有程序均编译测试通过 请放心下载
  3. 所属分类:其它

    • 发布日期:2009-12-02
    • 文件大小:233472
    • 提供者:w405924507
  1. 微机原理及应用 汇编语言程序设计实验

  2. 实验内容:(本实验均在WAVE6000下完成) 1.安装wave6000软件,并学习使用方法 (注意:文件/打开项目/asm51.prj,为51CPU模板,请在此项目中调试程序; 编译程序,F7单步执行,打开CPU窗口、所有数据窗口观察寄存器和RAM区) 2.把长度为10H的字符串从内部RAM的输入缓冲区inbuf向外部RAM的输出缓冲区outbuf进行传送,一直进行到遇到回车符CR或整个字符串传送完毕。(其中,inbuf=20h,outbuf=40h,字符串内容请自己设定)将下面的代码补齐。
  3. 所属分类:C++

    • 发布日期:2010-04-27
    • 文件大小:35840
    • 提供者:chenb6chen
  1. 计算机组成原理实验报告(包括12356份)

  2. 计算机组成原理实验报告 共5份。例如计算机 学院 软件工程 专业(1)班_____组、学号 姓名 协作者___________ 教师评定_____________ 实验题目 复杂模型机的设计与实现 1. 实验目的与要求: (1)掌握并实现较为复杂的计算机原理。 (2)本实验扩展了16条机器指令,综合运用所学的计算机原理知识,用扩展机器指令设计编写程序,通过CPU运行所编写的程序。 2. 实验方案: ① 按实验指导书上的图6-3在实验仪上接好线后,仔细检查无误后可接通电源。 ② 与PC机联机将实
  3. 所属分类:专业指导

    • 发布日期:2010-07-04
    • 文件大小:207872
    • 提供者:bbkk2009
  1. 汇编语言_王爽(清晰)卷1

  2. 我的权限不能上传超过25MB的文件,所以分开两次上传 第1章 基础知识   1.1 机器语言   1.2 汇编语言的产生   1.3 汇编语言的组成   1.4 存储器   1.5 指令和数据   1.6 存储单元   1.7 CPU对存储器的读写   1.8 地址总线   1.9 数据总线   1.10 控制总线   1.11 内存地址空间(概述)   1.12 主板   1.13 接口卡   1.14 各类存储器芯片   1.15 内存地址空间  第2章 寄存器  2.1 通用寄存器   
  3. 所属分类:硬件开发

    • 发布日期:2010-09-29
    • 文件大小:19922944
    • 提供者:szyyjzy
  1. 汇编语言_王爽(清晰)卷2

  2. 第1章 基础知识   1.1 机器语言   1.2 汇编语言的产生   1.3 汇编语言的组成   1.4 存储器   1.5 指令和数据   1.6 存储单元   1.7 CPU对存储器的读写   1.8 地址总线   1.9 数据总线   1.10 控制总线   1.11 内存地址空间(概述)   1.12 主板   1.13 接口卡   1.14 各类存储器芯片   1.15 内存地址空间  第2章 寄存器  2.1 通用寄存器         2.2 字在寄存器中的存储     2.3
  3. 所属分类:硬件开发

    • 发布日期:2010-09-29
    • 文件大小:16777216
    • 提供者:szyyjzy
  1. asm 汇编语言基础知识

  2. 第一章 汇编语言程序设计的实验环境及实验步骤 知识提要: 本章主要进行汇编语言实验环境及实验步骤,涉及到的知识点包括: 1、汇编语言源程序编写好以后, 必须经过下列几个步骤才能在机器上运行: (1) 编辑源程序(生成.ASM文件) (2) 汇编源程序(.ASM → .OBJ) (3) 连接目标程序(.OBJ → .EXE ) (4) 调试可执行程序(使用调试程序Debug调试生成的.EXE文件) (5) 运行程序输出结果。 2、 Windows环境下的汇编语言集成编程环境的使用 实验一
  3. 所属分类:硬件开发

    • 发布日期:2010-11-26
    • 文件大小:1048576
    • 提供者:likexing1987
  1. cpu模型机课程设计.zip

  2. 台模型计算机的设计 一、教学目的、任务与实验设备 1. 教学目的 (1)融会贯通本课程各章节的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间—空间”概念的理解,从而清晰地建立计算机的整机概念。 (2)学习设计和调试计算机的基本步骤和方法,提高使用软件仿真工具和集成电路的基本技能。 (3)培养科学研究的独立工作能力,取得工程设计与组装调试的实践和经验。 2.设计与调试任务 (1)按给定的数据格式和指令系统,在所提供的器件范围内,设计一台微程序控
  3. 所属分类:嵌入式

    • 发布日期:2010-12-07
    • 文件大小:1048576
    • 提供者:for_you
  1. 操作系统 进程创建实验报告

  2. 操作系统 进程创建实验报告 调用fork( )创建子进程 实验原理: 一) 进程 UNIX中,进程既是一个独立拥有资源的基本单位,又是一个独立调度的基本单位。一个进程实体由若干个区(段)组成,包括程序区、数据区、栈区、共享存储区等。每个区又分为若干页,每个进程配置有唯一的进程控制块PCB,用于控制和管理进程。 PCB的数据结构如下: 1、进程表项(Process Table Entry)。包括一些最常用的核心数据: 进程标识符PID、用户标识符UID、进程状态、事件描述符、进程和U区在内存或外
  3. 所属分类:网络管理

    • 发布日期:2011-06-11
    • 文件大小:325632
    • 提供者:lindaoge
  1. 实验四-基本模型机设计与实现

  2. 1. 实验目的与要求: 实验目的: 1) 在掌握部件电路实验的基础上,将微程序控制器模块与运算器模块、存储器模块组合成一起,组成一台基本模型计算机 2) 用微程序控制器来控制模型机的数据通道 3) 通过CPU 运行五条机器指令组成的简单程序,掌握机器指令与微指令的关系,建立利用指令控制整机(输入、输出、运算、存储系统)的概念 实验要求: 实验前做好实验预习,学会用基本的五条机器指令编写程序。实验过程中,要认真进行实验操作和思考实验有关的内容,把自己不太明白的问题通过实验去理解清楚,争取得到最好
  3. 所属分类:专业指导

    • 发布日期:2011-10-18
    • 文件大小:111616
    • 提供者:justworm
  1. 计算机组成原理 8位实验CPU设计与实现

  2. 1. 深入掌握CPU的工作原理,包括ALU、控制器、寄存器、存储器等部件的工作原理; 2. 熟悉和掌握指令系统的设计方法,并设计简单的指令系统; 3. 理解和掌握小型计算机的工作原理,以系统的方法建立起整机概念; 4. 理解和掌握基于VHDL语言和TEC-CA硬件平台设计模型机的方法。 二、设计要求   参考所给的16位实验CPU的设计与实现,体会其整体设计思路,并理解该CPU的工作原理。在此基础上,对该16位的实验CPU(称为参考CPU)进行改造,以设计得到一个8位的CPU。总的要求是将原来
  3. 所属分类:专业指导

    • 发布日期:2013-06-04
    • 文件大小:1048576
    • 提供者:u010241224
  1. 基于模型机的Micro cpu设计

  2. 设计过程中重点实现:运算器执行算术逻辑运算的具体实现,数据通路组成和实现,控制器的基本原理和设计实现,时序控制信号的设计实现,模型系统验证程序的存储。 由功能分析, 本次组成原理实验中设计的模型机包含下面这些部件:算术逻辑运算部件(ALU)、程序计数器(PC)、指令寄存器(IR)、存储器(RAM)、时序和微程序控制部件。模型机的数据通路为单总线结构,总线宽度为8位。
  3. 所属分类:硬件开发

    • 发布日期:2014-12-08
    • 文件大小:1048576
    • 提供者:karma_w
  1. 8位CPU的设计与实现

  2. 参考所给的16位实验CPU的设计与实现,体会其整体设计思路,并理解该CPU的工作原理。在此基础上,对该16位的实验CPU(称为ExpCPU-16)进行改造,以设计得到一个8位的CPU。总的要求是将原来16位的数据通路,改成8位的数据通路,即: 1.将原来8位的OP码,改成4位的OP码; 2.将原来8位的地址码(包含2个操作数),改成4位的地址码(包含2个操作数)。 在上述总要求的基础上,对实验CPU的指令系统、ALU、控制器、寄存器、存储器进行相应的改造。
  3. 所属分类:专业指导

    • 发布日期:2018-06-04
    • 文件大小:1048576
    • 提供者:g971105
  1. 广州大学计算机组成原理课程设计实验报告.zip

  2. 内含流程图以及实验报告 一、本课程设计的性质、目的、任务 《计算机组成与系统结构课程设计》是计算机学院各专业集中实践性环节之一,是学习完《计算机组成与系统结构》课程后进行的一次全面的综合练习。其目的是综合运用所学计算机原理知识,设计并实现一台模型计算机,以便巩固所学的知识,提高分析问题和解决问题的能力。 二、本课程设计的基本理论 1、掌握算术、逻辑、移位运算实验,熟悉ALU运算控制位的运用。 2、掌握存储器组织、读写方式及与总路线组成的数据通路,掌握地址总线、数据总线的工作原理。
  3. 所属分类:讲义

    • 发布日期:2020-03-27
    • 文件大小:11534336
    • 提供者:weixin_39139505
  1. CPU课设-戴凯旋-2017212603.rar

  2. 1概述 5 1.1MIPS概述 5 1.2MIPS 32 位指令集架构 5 1.2.1数据类型 5 1.2.2寄存器 6 1.2.3指令格式 7 1.2.4寻址方式 8 1.2.5指令集 8 1.2.6字节次序 9 2 实验目的与要求 9 2.1实验目的 9 2.2实验要求 9 3 实验环境 9 4 指令功能及实现 10 4.1 逻辑操作指令 10 4.2 移位操作指令 10 4.3 移动操作指令 11 4.4 算术操作指令 11 4.5 分支转移指令 12
  3. 所属分类:其它

    • 发布日期:2020-03-17
    • 文件大小:5242880
    • 提供者:qq_43912843
  1. 计组实验报告-总.docx

  2. 广工计算机组成原理实验报告 实验一:基础汇编语言程序设计 、实验二:脱机运算器实验、实验三:存储器部件教学实验、实验四:组合逻辑控制器部件教学实验 、实验五:微程序控制器部件教学实验 、实验六:输入/输出接口扩展实验 、 实验七:中断实验、实验九:FPGA芯片实现非流水线的CPU系统
  3. 所属分类:嵌入式

    • 发布日期:2020-02-02
    • 文件大小:28311552
    • 提供者:m0_46140702
  1. 战舰: 定时器中断触发ADC,DMA传输实验.zip

  2. 正原电子stm32DMA ADC采集电压,不占用CPU,直接访问存储器,采用C语言开发,stm32f103rct6为开发板 fa'bIERvbhz b zJOFbz db
  3. 所属分类:C

    • 发布日期:2020-02-02
    • 文件大小:4194304
    • 提供者:weixin_44840920
  1. 基础推荐:如何快速入门单片机.pdf

  2. 基础推荐:如何快速入门单片机pdf,始编写的程序难兔岀现语法错误或其它不规范的峾句,由于κeiC编译时对错 误语句提示的是英文,不太好理解,若用汇编的话,可使用DS下的宏汇编编 译器AsM51:他可以对出错语句进行中文提示;你源程序的注释部分还可以使 用中文,这更便于你今后对程序的维护。编译出的代码一般扩展名为*hex或 bin:这个代码文件必须送到单片机中单片机在电路中才能按你的"计划"去工 作。将这个代码文件送到单片机中的工具就是编程器,与电脑迳接的编程器一般 都通过并∏或者串∏与编程器的硬
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38743481
  1. 华中科技大学计算机学院计算机组成原理实验

  2. 华中科技大学计算机学院计算机组成原理实验:1.新手上路实验,2.组合逻辑实验,3数据表示实验,4.运算器实验,5.存储器实验,6.CPU实验(定长指令,现代时序,中断)
  3. 所属分类:互联网

    • 发布日期:2020-12-20
    • 文件大小:59768832
    • 提供者:weixin_43753105
  1. 使用Verilog设计一个冯诺依曼结构的CPU

  2. 使用Verilog设计一个冯诺依曼结构的CPU,实现以下4条指令: (1)addi: (rd) <- (rs) + imm (2)lw: (rd) <- memory((rs) + imm) (3)sw: memory((rd) + imm) <- (rs) (4)add: (rd) <- (rd) +(rs) CPU包含以下模块: (1)存储器Memory (2)时序信号产生模块CLOCK (3)取指令模块IFU (4)通用寄存器GR (5)ALU (6)控制器c
  3. 所属分类:硬件开发

    • 发布日期:2021-03-14
    • 文件大小:4194304
    • 提供者:weixin_45161294
« 12 »