您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 实用小数分频器的设计与实现.pdf

  2. 实用小数分频器的设计与实现.pdf 这个论文格式范本
  3. 所属分类:专业指导

    • 发布日期:2009-05-06
    • 文件大小:460800
    • 提供者:keita1027
  1. FPGA小数分频实现

  2. 集中上传了几篇关于FPGA实现小数分频的论文。希望对大家有帮助。
  3. 所属分类:硬件开发

    • 发布日期:2010-11-17
    • 文件大小:1048576
    • 提供者:luomuxds
  1. 基于FPGA的任意小数分频器的设计

  2. 说明了如何设计一个比较好的小数分频器,包括电路的实现,即部分代码
  3. 所属分类:硬件开发

    • 发布日期:2011-03-28
    • 文件大小:271360
    • 提供者:xujunfeng1116
  1. 任意分频系数的小数分频原理

  2. 小数分频,任意分频系数的小数分频原理,任意分频系数的小数分频原理,任意分频系数的小数分频原理
  3. 所属分类:其它

    • 发布日期:2011-05-10
    • 文件大小:331776
    • 提供者:hzyyyyyyyyyy
  1. sigma-delta与小数分频

  2. PLL(锁相环频率合成)中小数分频的原理以及Σ-Δ调制技术(SDM)在小数分频中的作用。纯理论推导与描述。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-24
    • 文件大小:777216
    • 提供者:dunyiliu
  1. 任意实现小数分频的verilog程序

  2. 任意实任意实现小数分频的verilog程序 现小数分频的verilog程序
  3. 所属分类:其它

    • 发布日期:2012-09-01
    • 文件大小:353280
    • 提供者:ydcqu2007
  1. 1.25小数分频器的VHDL实现

  2. 1.25小数分频器的VHDL实现代码,附功能仿真波形图
  3. 所属分类:硬件开发

    • 发布日期:2013-05-18
    • 文件大小:26624
    • 提供者:ghostecoli
  1. 基于verilog的小数分频

  2. 这是一个基于verilog的小数分频,在FPGA开发设计中,分频模块必不可少的会用到。
  3. 所属分类:其它

    • 发布日期:2015-03-19
    • 文件大小:299008
    • 提供者:u010830004
  1. 小数分频模块

  2. 第二版小数分频模块用户手册 小数分频模块使用方法
  3. 所属分类:嵌入式

    • 发布日期:2017-03-01
    • 文件大小:1048576
    • 提供者:jiangjianxun
  1. 小数分频VHDL代码.pdf

  2. 小数分频VHDL代码.pdf (145.33 KB, 下载次数: 249 )d arch 2:fdn,任意整数分频器(分步系数2--15,可自行修改代码増增加分频系数) library ieee use ieee std logic 1164.all use ieee std logic unsigned. all entity fdn is port lock in std log enable in std logic n of fd in std logic vector (3 downt
  3. 所属分类:专业指导

    • 发布日期:2019-09-04
    • 文件大小:148480
    • 提供者:drjiachen
  1. 数字设计中小数分频的实现

  2. 详细介绍了 数字设计中小数分频的实现~简单易懂~
  3. 所属分类:专业指导

    • 发布日期:2010-12-14
    • 文件大小:414720
    • 提供者:liukai14052
  1. 任意小数分频(占空比50%)

  2. 大致原理可以看我的博客。(重要:下载前请看博客)地址:https://blog.csdn.net/qq_40483920/article/details/107899991 在双模前置法的基础上,采用自己花两天时间设计的波形拼接的方式,设计得到50%占空比的小数分频,可以实现任意小数分频(占空比50%)。(资源包括源文件和仿真文件)
  3. 所属分类:电信

    • 发布日期:2020-08-10
    • 文件大小:3072
    • 提供者:qq_40483920
  1. 模拟技术中的小数分频与快锁芯片ADF4193的应用研究

  2. 小数分频是频率合成中的一项新技术。这种技术的特点是使单环锁相频率合成器的平均分频比变为小数。通过使分频比变为小数,可获得任意小的频率间隔,实现高频率分辨力的频率合成,利用小数分频技术完成的小数分频频率合成器,不仅频率分辨力高,而且频率转换速度快,还可使频谱改善、线路简化、体积缩小、程控方便、集成容易。   在数字移动通信系统的设计过程中,经常采用跳频方法来提高通信系统的抗干扰、抗多径衰落能力。但这要求快速跳频系统中的超快速跳频PLL能够在几十微秒(μs)内稳定到所要求的相位和频率。为达到这个要求
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:169984
    • 提供者:weixin_38606811
  1. 基于FPGA的小数分频器的实现

  2. 本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技术解决了单环数字频率合成器中高鉴相频率与小频间隔之间的矛盾。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:143360
    • 提供者:weixin_38517105
  1. 一种基于FPGA的小数分频的实现

  2. 分频器是指将不同频段的声音信号区分开来,分别给于放大,然后送到相应频段的扬声器中再进行重放。在高质量声音重放时,需要进行电子分频处理。具体实现形式有偶数分频、奇数分频、锁相环分频电路等,这种结构的分频器只能实现整数分频,或者是仅实现半整数分频和奇数分频[1],一般的锁相环分频电路会有几十微秒级的频率转换时间[2],虽然现在少数芯片有所改善,但是时间也较长。同时,在某些场合下,所需要的频率与给定的频率并不成整数或半整数倍关系,或需要实现对输入信号频率的微调整,此时可采用小数分频器进行分频[3]。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:302080
    • 提供者:weixin_38695061
  1. 基于FPGA的双模前置小数分频器的设计

  2. 频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:150528
    • 提供者:weixin_38731123
  1. 基于FPGA的小数分频实现方法

  2. 提出了一种基于FPGA的小数分频实现方法。介绍了现有分频方法的局限性,提出一种新的基于两级计数器的分频实现方法,给出该方法的设计原理以及实现框图,利用软件对电路进行仿真,由仿真结果可以看出该方法可有效实现输入信号频率的小数调整,最后分析了方法的优缺点及其应用领域。实验结果表明,设计方法能够高精度地完成对信号频率的微调,并且频率转换时间被缩短到2.56μs。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:355328
    • 提供者:weixin_38724333
  1. RFID技术中的基于∑-△调制小数分频技术的频率合成器MAX2150及其应用

  2. 1 引言   小数分频(F-N)频率合成器具有很高的输出频率分辨率,即使非常复杂的合成信号发生器也可采用较少的锁相环路甚至单环来实现。但是,F-N合成信号的频谱普遍存在固有且非常严重的相位杂散(又称为分数调制或相位调制)现象。这一问题可以采用∑-△变换较好地加以克服。   目前,基于∑-△小数分频技术的频率合成器专用器件已有多款问世,Maxim公司的MAX2150就是具有代表性的一款频率合成器。该器件以较高的性价比广泛应用于无线宽带系统、卫星上行链路、无线基站等系统。   2 基于∑-△
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:106496
    • 提供者:weixin_38733787
  1. RFID技术中的基于FPGA的小数分频器的实现

  2. 频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:69632
    • 提供者:weixin_38675465
  1. 基于重定时小数分频器的12 GHz全数字免校准FMCW信号发生器

  2. 基于重定时小数分频器的12 GHz全数字免校准FMCW信号发生器
  3. 所属分类:其它

    • 发布日期:2021-03-08
    • 文件大小:1048576
    • 提供者:weixin_38612648
« 12 3 4 5 6 7 8 9 10 »