您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. RK平板前期设计注意事项_v1.0

  2. 第一部分: 需了解的基本信息………………………………………………………………………………………………...5 1. 核心板 (RK3066+4片DDR3) 的尺寸…………………………………………………………………………………...5 2. 核心板的主要功能模块出线方向和相对位置…………………………………………………………………….…...6 3. 双面贴的PCBA, 另一面只贴小元件的高度基本要求………………………………………………………………...7 4. 屏蔽设计…………………………………
  3. 所属分类:Android

    • 发布日期:2015-06-11
    • 文件大小:908288
    • 提供者:hi_zhengjian
  1. X220 白名单及屏蔽lvds教程

  2. 本教程 适用于 X220 破解白名单并屏蔽 LVDS 内屏 显示,其他需求请谨慎操作。 所有软件及教 程来源于 网络,本人只做整合,请勿用于商业用途 。
  3. 所属分类:桌面系统

    • 发布日期:2017-05-27
    • 文件大小:778240
    • 提供者:hearttolin
  1. MAX9249特性及资料下载

  2. MAX9249串行器带有LVDS系统接口,采用Maxim吉比特多媒体串行链路(GMSL)技术。MAX9249串行器与GMSL解串器配合使用,构成完整的数字串行链路,实现高速视频、音频和控制数据的传输。   MAX9249采用15m屏蔽双绞线(STP)电缆传输时允许2.5Gbps的最大串行载荷数据速率。串行器可以工作在最高104MHz (3通道LVDS)或78MHz (4通道LVDS)的时钟速率。串行链路支持从QVGA (320 x 240)到WXGA (1280 x 800)以及24位彩色的显
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:60416
    • 提供者:weixin_38691194
  1. 电子测量中的4路(3路数据 + 1路时钟) LVDS串行器/解串器的延迟裕量测试

  2. 摘要:对于MAX9209/MAX9222等多通道输入的LVDS串行/解串器,测量接收器的延迟裕量以判断它们的抖动容限是一种行之有效的方法。虽然一些文献给出了接收端的延迟定义,但还没有公认的测试方法。本文介绍了详细的延迟裕量的测试方法。本文提供的内容有助于理解4路SerDes器件数据资料中给出的延迟裕量的规格和定义。   以下测试将给出测试中的各个步骤,测试使用了Maxim的MAX9209/MAX9222串行器/解串器(SerDes),工作在直流均衡模式,连线是10米屏蔽双绞线。整个测试过程使用
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:279552
    • 提供者:weixin_38627826
  1. 通信与网络中的自适应均衡器在LVDS息线长距离传输中的应用

  2. 摘要  自适应均衡嚣可自为信号损耗提供补偿,使电缆传来的串行数字信号可以重新恢复其原有强度。利用这一特点,采用高速串行数字接口(SDI)自适应电缆均衡器厦电缆驱动器芯片构建系统,可以扩大I,VDS技术的数据传送范围,以满足高速率条件下长距离传送的要求。详细介绍自适应电缆均衡器CLCO12的结构和工作原理;给出以Belden型同轴电缆和五类未屏蔽双绞线为载体进行实验的结果。关键词 自适应均衡器 CLCO12 电缆驱动器 BLVDS引 言    随着各式各样接入通信设备的应用,数据传输的需求急剧增加
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:111616
    • 提供者:weixin_38725734
  1. 4路(3路数据 + 1路时钟) LVDS串行器/解串器的延迟裕量测试

  2. 摘要:对于MAX9209/MAX9222等多通道输入的LVDS串行/解串器,测量接收器的延迟裕量以判断它们的抖动容限是一种行之有效的方法。虽然一些文献给出了接收端的延迟定义,但还没有公认的测试方法。本文介绍了详细的延迟裕量的测试方法。本文提供的内容有助于理解4路SerDes器件数据资料中给出的延迟裕量的规格和定义。   以下测试将给出测试中的各个步骤,测试使用了Maxim的MAX9209/MAX9222串行器/解串器(SerDes),工作在直流均衡模式,连线是10米屏蔽双绞线。整个测试过程使用
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:428032
    • 提供者:weixin_38661852
  1. LVDS信号在PCB上的设计要点

  2. LVDS信号不仅是差分信号,而且还是高速数字信号。因此LVDS传输媒质不管使用的是PCB线还是电缆,都必须采取措施防止信号在媒质终端发生反射,同时应减少电磁干扰以保证信号的完整性。只要我们在布线时考虑到以上这些要素,设计高速差分线路板并不很困难。下面简要介绍LVDS信号在PCB上的设计要点:2.1布成多层板有LVDS信号的电路板一般都要布成多层板。由于LVDS信号属于高速信号,与其相邻的层应为地层,对LVDS信号进行屏蔽防止干扰。对于密度不是很大的板子,在物理空间条件允许的情况下,将LVDS信号
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:266240
    • 提供者:weixin_38694355