您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统/ARM技术中的下一代FPGA有望实现突破性优势

  2. 本白皮书介绍为什么电信带宽和基础设施促进了FPGA功能的增强,以及ASIC和ASSP面临的商业挑战,可编程逻辑器件(PLD)定制方法是怎样支持FPGA功能的跨越式发展。本文还简要介绍了下一代FPGA和SoC系列品。  引言  最新发布的FPGA是硬件规划人员、软件开发人员和系统设计人员实现其下一代产品目标的关键支撑因素。大量的电信基础设施成指数增长的带宽需求以及各行业使用这些带宽的需求使得现有硬件和软件解决方案很难满足性能要求,也难以达到成本和功耗目标。ASIC、ASSP和独立处理器遇到了发展瓶
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:214016
    • 提供者:weixin_38651273
  1. 嵌入式系统/ARM技术中的 天啦鲁,这十余款创客设计居然由FPGA搞定

  2. 关注2:如何能用好FPGA?    这个问题和FPGA开发难度相关。        一般我们会认为创客可能缺乏软硬件基础,做相关开发会有难度。但没想到,对这个顾虑,汤立人先生反倒给出出人意料的答案,“我个人更看好创客的技术实力。很多创客来自初创型公司或完全是一个人,在这些公司中,个人的开发能力和项目控制能力往往更强,一般软件或硬件都会懂一些,会很适合FPGA的编程。当然更重要的是,对于赛灵思而言,目前全面推出的全可编程(All Programmable)器件,就更进一步降低了硬件编程的难度。因为
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:101376
    • 提供者:weixin_38744778
  1. 嵌入式系统/ARM技术中的如何扩展 FPGA 的工作温度

  2. 任何电子器件的使用寿命均取决于其工作温度。在较高温度下器件会加快老化,使用寿命会缩短。但某些应用要求电子产品工作在器件最大额定工作结温下。以石油天然气产业为例来说明这个问题以及解决方案。   一位客户请求我们 Aphesa 的团队设计一款能够在油井中工作的高温摄像头(如图 1 所示)。该器件要求使用相当大的FPGA 而且温度要求至少高达 125℃——即系统的工作温度。作为一家开发定制摄像头和包括 FPGA 代码及嵌入式软件在内的定制电子产品的咨询公司,我们在高温工作条件方面拥有丰富的经验。但就
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:202752
    • 提供者:weixin_38710578
  1. 电源技术中的DC-DC程序与系统设计的完美搭配的11大定律

  2. 理论与实践总是相得益彰才完美,当然嵌入式程序设计与实际电源系统设计也要统一才能做出高效优质的DC-DC直流转换电源。有时候搞嵌入式的工程师们往往把单片机、ARM、DSP、FPGA搞的得心应手,而一旦进行系统设计,到了给电源系统供电,虽然也能让其精心设计的程序运行起来,但对于新手来说,有时可能效率低下,往往还有供电电流不足或过大引起这样那样的问题,本文十一大金律轻松搞定DCDC电源转换电路设计。   第一条、搞懂DC/DC电源怎么回事?   DC/DC电源电路又称为DC/DC转换电路,其主要功
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:109568
    • 提供者:weixin_38733787
  1. 嵌入式系统/ARM技术中的基于多核芯片S698PM的JTAG应用

  2. 摘 要:         经过几十年SoC系统设计技术的快速发展, SOC芯片内部频率越来越快,编写及运行程序越来越大。在测试及调试过程中,用传统UART串口下载及调试程序,在速度、打印等方面呈现出诸多不便;而且该端口在SOC/FPGA研发领域中不通用,而JTAG接口却圆满地解决了上述两个问题。         关键词:        系统级芯片(SOC);知识产权(IP);JTAG;S698PM多核芯片; AMBA总线;       Abstra
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:459776
    • 提供者:weixin_38640985
  1. 电源技术中的十一条金律!搞定DC/DC电源转换方案设计

  2. 搞嵌入式的工程师们往往把单片机、ARM、DSP、FPGA搞的得心应手,而一旦进行系统设计,到了给电源系统供电,虽然也能让其精心设计的程序运行起     来,但对于新手来说,有时可能效率低下,往往还有供电电流不足或过大引起这样那样的问题,本文十大金律轻松搞定DCDC电源转换电路设计。     第一条、搞懂DC/DC电源怎么回事     DC/DC电源电路又称为DC/DC转换电路,其主要功能就是进行输入输出电压转换。一般我们把输入电源电压在72V以内的电压变换过程称为DC/DC转换。常见的电源
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:146432
    • 提供者:weixin_38655987
  1. 嵌入式系统/ARM技术中的FPGA和IP解决方案优化汽车电气架构的设计和实现

  2. 过去十年来,车载网络架构变得越来越复杂。虽然车载网络协议的数量有所减少,但实际部署的网络数量却有显着增加。这就提出了网络架构的可缩放性问题,并且要求为满足各种应用和网络的实际需要而优化半导体器件。整车厂在设计新车型之前,肯定要了解客户的需求,客户的需求也就是新车必须具有的特征(Features),而在出厂时这些都变成了具体车型的配置(Equipments)。如此看来,整车厂如何实现用户需求的特征同时合理的安排配置将对产品的成本起决定性的作用。FPGA曾一度被认为是仅用于开发的解决方案,但如今其价
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:92160
    • 提供者:weixin_38728464
  1. 嵌入式系统/ARM技术中的FPGA设计效能提高方法

  2. 随着FPGA密度的增加,系统设计人员能够开发规模更大、更复杂的设计,从而将密度优势发挥到最大。这些大规模设计基于这样的设计需求——需要在无线通道卡或者线路卡等现有应用中加入新功能,或者通过把两种芯片功能合并到一个器件中,减小电路板面积,或者针对新应用开发新设计。       这些不同的设计含有应用程序已有代码,或者是对延时要求较高的DSP。对于这类设计,综合工具可能无法优化设计,使其达到最优,导致关键通路出现较长的延时。关键通路延时较长的原因在于逻辑综合工具依靠估算的延时来综合设计。    
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:179200
    • 提供者:weixin_38704485
  1. 嵌入式系统/ARM技术中的基于μC/OS-II的多窗口显示屏控制器设计

  2. 摘要:多窗口显示屏控制采用μC/OS-II实时操作系统的多任务管理运行模式,各窗口视频数据由线程管理,Nios II 32位处理器作为显示屏控制器硬件系统的核心,软件系统控制多窗口任意显示。在1片FPGA上实现显示屏控制器的硬件系统,利用SOPC Builder软件定制系统所需的IP核,外扩存储设备实现视频数据的海量存储,解决了FPGA内部资源相对不足的问题。通过重构视频数据,合理组织数据的存储方式,解决视频数据的灰度控制问题,减少数据处理过程,降低了控制系统的复杂度。   引言   LED
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:264192
    • 提供者:weixin_38729399
  1. 嵌入式系统/ARM技术中的对基于SoC系统设计的探查

  2. 调试复杂电子系统从来都不是一项简单的工作,但至少是可以实现的。您要找到问题所在。采用您最相信的"示波器",通过模拟电路到数字转换,您可以追溯到问题的源头。然后,编写测试小程序,检查驱动和外设,增加一些逻辑探针,再回到外设控制器和CPU总线上,最终解决问题。当然,这需要利用别人的一些代码。   而芯片系统(SoC)集成从根本上改变了这一切。今天,微处理器、总线、外设控制器以及大部分存储器和模拟电路都被包封在一个封装中。它可以是ASSP、高级微控制器、FPGA,或者您自己设计的ASIC.不论SoC
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:157696
    • 提供者:weixin_38502239
  1. 嵌入式系统/ARM技术中的双MicroBlaze软核处理器的SOPC系统设计(一)

  2. 引 言:随着时代的发展,单核片上可编程系统SOPC(SystemOn a Programmable Chip)解决复杂问题的能力与处理速度已很难满足用户的需求,面向多处理器SOPC系统的设计成为片上系统发展的必然趋势。具有高密度、大容量逻辑的FPGA(Field Programmable Gate Array)的出现使得高性能片上多处理器的设计成为现实。目前,片上多核系统的设计已有一定发展,但在处理器间通信和中断方面仍需进一步的研究。本文在处理器间通信和中断控制方面进行了深入的研究。   Mi
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:115712
    • 提供者:weixin_38553791
  1. 嵌入式系统/ARM技术中的基于国产多核处理器的可重构计算机设计(一)

  2. 摘要:为了解决基于并行总线结构的抗恶劣环境计算机通用性差的问题,提出了一种基于国产多核处理器的可重构计算机的设计方法,该方法包括了基于国产多核处理器的可重构计算机的主要设计思路和实现过程;在该方法中通过采用国产多核处理器提高了计算机性能,采用FPGA实现可重构设计,通过可重构设计在硬件完成生产后可以对计算机的功能重新构建,提高了计算机的通用性;目前,该方法应经投入应用,在应用过程中取得了良好的效果。   0 引言   当前国际先进抗恶劣环境计算机相关产品的具有一个显着特征,即采用由超大规模F
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:63488
    • 提供者:weixin_38676500
  1. 嵌入式系统/ARM技术中的面向遥感图像高速压缩的多FPGA 处理器设计(一)

  2. 摘要: 提出了一种面向海量遥感图像高速压缩应用需求的多现场可编程门阵列( FPGA,Field-Programmable Gate Array) ,即处理器设计方案,包括针对压缩任务中模块间松耦合和模块内强关联的问题,提出了混合式多FPGA 并行处理器结构; 给出了包含数据均衡分发和码流规则回收的压缩处理机制,提高了同构FPGA 的并行效率,确保压缩处理过程的正确性; 给出了支持处理器故障和链路故障的结构容错模型,保证压缩处理过程的可靠性; 给出了基于分布式外部存储与高速串行总线的多FPGA 通
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:105472
    • 提供者:weixin_38723373
  1. 嵌入式系统/ARM技术中的浅析AD9522时钟分频电路原理

  2. 摘要:在嵌入式系统设计中我们经常要使用到各种频率的时钟,供给DSP或者FPGA等硬件芯片,使其正常工作。   在集成度高度发展的今天,不能靠多个晶振源来解决问题,而且一旦晶振固定那么它的灵活性和可移植性必然受到很大影响,所以一些时钟分频芯片应运而生,今天我们将举一个很有代表性的AD9522时钟分频芯片的典型应用来达到一个抛砖引玉的作用。   一、AD9522简介   1.外部特性   A D 9 5 2 2是一个多路时钟输出和分配功能的芯片,本身支持亚皮秒抖动性能,在芯片内部还集成了PL
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:262144
    • 提供者:weixin_38728360
  1. 嵌入式系统/ARM技术中的一种新型带宽自适应全数字锁相环的设计方案

  2. 摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自适应控制相结合的复合控制方式,其中自适应控制器可根据锁相过程的鉴频鉴相信息,自动调整数字滤波器的控制参数,实现对环路的实时控制。   本方案采用理论分析与硬件电路设计相结合的方法进行了系统设计,并用FPGA予以实现。系统仿真与硬件电路测试结果证实了设计方案的正确性。该锁相环的自由振荡频率可随输入信
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:238592
    • 提供者:weixin_38568548
  1. 基于ARM与FPGA的LCD控制器系统设计

  2. 随着显示屏技术的不断发展,真彩液晶显示屏以其高分辨率、高对比度及高清晰度等优势逐渐在嵌入式显示系统中占据重要地位。目前,基于嵌入式平台的LCD显控技术的实现主要有两种方式:ARM内嵌LCD控制器和独立的控制器件。但是这两种实现方式都存在着不足之处,内嵌控制器的使用可能增大处理器的负担和限制显示帧率,而外部控制器件不仅成本高,而且专用性比较强,很难适应不同类型的液晶屏。据此存在的问题,这里提出一种基于ARM与FPGA的LCD控制器设计方案,该设计方案一方面能够通过操作LinuxOS下的Frameb
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:380928
    • 提供者:weixin_38501299
  1. 嵌入式系统/ARM技术中的应对高级嵌入式处理器系统调试挑战

  2. FPGA最大的优点在于其灵活性,可激发设计人员创造出无数不同的设计。然而,设计调试通常最后才加以考虑——如果还加以考虑的话,因此调试器通常要适应系统的要求。   好消息是一家在嵌入式领域耕耘近30年的公司推出了一款调试器,它对于解决所有您能想象得到的问题,甚至包括那些您都不愿意去听到的问题具有丰富的经验。在本文中,我们将通过一些例子说明Lauterbach公司的TRACE32调试器所具有的功能,这些功能将节省您的时间,甚至保全您的项目。   面向灵活平台的灵活调试   谈到灵活设计,我们想
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:171008
    • 提供者:weixin_38593644
  1. 嵌入式系统/ARM技术中的一种带Cache的嵌入式CPU的设计与实现

  2. 摘  要: 基于FPGA平台实现了嵌入式RISC CPU的设计。根据项目要求,实现指令集为MIPS CPU指令集的一个子集,分析指令处理过程,构建了嵌入式CPU的5级数据通路。分析了流水线产生的相关性问题,采用数据前推技术和软件编译结合的解决方案。给出了控制单元、运算单元、指令Cache的实现与设计。在FPGA平台上实现并验证了CPU的设计。   随着集成电路设计和工艺技术的发展,嵌入式系统已经在PDA、机顶盒、手机等信息终端中被广泛应用。嵌入式系统具有电路尺寸小、成本低廉、可靠性高、功耗低等
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:183296
    • 提供者:weixin_38689027
  1. EDA/PLD中的整合ARM、FPGA与可编程模拟电路设计的单芯片技术

  2. 如果世上真的有典型或者通用的嵌入式系统应用,主流半导体公司的产品目录一定会薄很多。现在设计人员不仅要从多种处理器架构中进行选择(大多数嵌入式系统设计都以处理器内核为中心),而且外设、通信端口和模拟功能组合的选择几乎无限。而这正好指出了嵌入式应用的多样性所带来的问题:尽管有如此多的标准端口可供选择,却很少有设计人员能够最终实现单芯片解决方案。他们的选择往往都是微控制器加大量辅助芯片,其中常常包括一些用以提供微控制器所缺乏的特定逻辑功能的可编程逻辑,和作为实际信号接口的模拟IC。   设计人员极少
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:216064
    • 提供者:weixin_38620839
  1. 嵌入式系统/ARM技术中的基于最佳的结构化ASIC设计方法

  2. 由于与深亚微米标准单元ASIC相关的非重复性工程费用(NRE)越来越大,设计周期又很长,因此利用结构化ASIC进行定制IC设计的吸引力正变得越来越大。结构化ASIC能以极具竞争力的单位成本提供优秀的硅片性能,并且NRE费用极低。结构化ASIC的多样性意味着它即可以用作系统主芯片,也可以用作高性价比的小型辅助芯片。   许多物理设计问题在结构化ASIC的片设计中已经得到解决,因此后端版图设计的时间可以大大缩短,从而导致更快的验证确认和原型提供。不过ASIC片具有预定义的结构,因此设计师必须合理
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:103424
    • 提供者:weixin_38624437
« 12 3 »