您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统/ARM技术中的非多路复用与多路复用总线转换桥的设计与实现

  2. 摘要:提出了一种新颖的非多路复用总线与多路复用总线的转换接口电路。以两种总线的典型代表芯片TMS320F206与SJA1000为例,分析了各自时序的特点,详细论述了两种总线之间转换的关键:读、写周期的使能信号和起始基准的确定,并采用复杂可编程器件CPLD实现。 关键词:非多路复用总线 多路复用总线 时序 CPLD DSP微处理器对外并行总线接口方式一般分为两种,一种为多路复用方式,数据与地址采用共用引脚,分时传输;另一种是非多路复用方式,数据与地址采用分离引脚,同时传输。目前国内应用广泛的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:77824
    • 提供者:weixin_38682242
  1. 嵌入式系统/ARM技术中的基于CPLD非多路复用/多路总线转换桥设计/实现

  2. 微处理器对外并行总线接口方式一般分为两种,一种为多路复用方式,数据与地址采用共用引脚,分时传输;另一种是非多路复用方式,数据与地址采用分离引脚,同时传输。目前国内应用广泛的MCS196MCS196和MCS51MCS51系列微处理器采用多路复用总线,设计电路时应考虑如何将数据和地址从总线上分离出来,与存储器、外围接口芯片的数据和地址引脚连接。一般利用ALE(地址锁存)信号触发锁存器(74LS373)74LS373将地址与数据信号分离出来。近几年来,随着低价位DSP芯片的出现,DSP芯片已被广泛应用
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:137216
    • 提供者:weixin_38618024