您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式实时系统的DSP软件开发技术

  2. 内容提要 《嵌入式实时系统的DSP软件开发技术》详细介绍了DSP在嵌入式实时系统设计中的软件开发方法,是讨DSP软件设计技术的专业技术指南。内容包括:数字信号处理技术、嵌入式实时系统与DS的内在关联性、DSP嵌入式系统基本开发步骤、DSP硬件结构及DSP软件性能与其硬件结构的关系DSP软件设计的优化方法和技术、DSP软件设计的实时操作技术、DSP系统的测试和调试方法多CPU片上系统开发中嵌入式DSP软件设计技术等。随书附光盘一张,内含书中大量应用实的代码。 《嵌入式实时系统的DSP软件开发技术
  3. 所属分类:硬件开发

    • 发布日期:2012-08-22
    • 文件大小:48234496
    • 提供者:iefswang_
  1. 嵌入式DSP设计中的功耗优化

  2. 下面介绍一下嵌入式DSP设计中的功耗优化,希望这篇文章对大家的学习有帮助。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:107520
    • 提供者:weixin_38651286
  1. 如何处理好嵌入式DSP设计中的功耗优化

  2. 在开发周期中,越早考虑功率优化问题越好,对于具有多个应用和工作模式的复杂系统而言尤其如是。为了延长电池工作时间,低功耗通常是主要的要求之一,即使是线路供电系统也需要通过降低耗电量来减少散热和运行成本。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:108544
    • 提供者:weixin_38545961
  1. DSP中的如何处理好嵌入式DSP设计中的功耗优化

  2. 对基于数字信号处理器(DSP)的系统而言,优化功耗是一项重要但往往难以实现的设计目标。现在,基于DSP的设备常常把以往各自独立的多个应用结合起来,每一个应用都可能有多个工作模式。要得到这样一个设备的功率分布是非常困难的一件事,更遑论整个复杂的系统。设计人员需要获知尽可能多的最佳信息,以及能够帮助他们优化特定应用之功耗的技术和工具。     幸运的是,近年来,在DSP芯片的设计和制造工艺方面,都在不断推出更先进的功耗降低方法。现在的片上功率优化技术能够提供更多的精细控制和更多的省电模式,以及关于
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:155648
    • 提供者:weixin_38645266
  1. DSP中的基于嵌入式DSP系统的低功耗优化设计

  2. 无线系统及有线系统设计师均必须重视电源效率问题,尽管双方的出发点不尽相同:对于移动设备而言,更长的电池使用寿命、更长的通话时间或更长的工作时间都是明显的优势,降低电源要求意味着使用体积更小的电池或选择不同的电池技术,这在一定程度上也缓解了电池发热问题;对于有线系统而言,设计师可通过减小电源体积、减少冷却需求以及降低风扇噪声来提高电池效率。人们很少会提到这样一个事实:提高电源效率还可节省空间,而节省的空间可以用来增加能够提高系统性能的组件,尤其是设计小组希望添加一个以上处理器时,这一点非常重要。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:200704
    • 提供者:weixin_38506713
  1. DSP中的嵌入式DSP方案中的功耗优化

  2. DSP降耗一直是困扰设计人员的问题,现在新的DSP操作系统整合了多项功率管理功能。这些内建功能及工具加上系统设计的精心部署,DSP系统的功耗可得到大幅度降低。   低功耗问题   在企业中,降低功耗就等同于降低开销;在移动电子设备领域,就意味着更强悍的续航能力,就意味着销量。   理解功率分布和芯片资源   在任何类型的系统中,降低功率的第一步是了解系统的使用方式,以及这种使用是如何影响功耗的。比如,手机大部分时间都处于等待呼叫的状态中,实际通话的时间相当少。另一方面,MP3播放器通常不是开机处
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:194560
    • 提供者:weixin_38623919
  1. 如何处理好嵌入式DSP设计中的功耗优化

  2. 对基于数字信号处理器(DSP)的系统而言,优化功耗是一项重要但往往难以实现的设计目标。现在,基于DSP的设备常常把以往各自独立的多个应用结合起来,每一个应用都可能有多个工作模式。要得到这样一个设备的功率分布是非常困难的一件事,更遑论整个复杂的系统。设计人员需要获知尽可能多的最佳信息,以及能够帮助他们优化特定应用之功耗的技术和工具。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:149504
    • 提供者:weixin_38741531
  1. 嵌入式DSP设计中的功耗优化最佳策略

  2. 对基于数字信号处理器(DSP)的系统而言,优化功耗是一项重要但往往难以实现的设计目标。现在,基于DSP的设备常常把以往各自独立的多个应用结合起来,每一个应用都可能有多个工作模式。要得到这样一个设备的功率分布是非常困难的一件事,更遑论整个复杂的系统。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:148480
    • 提供者:weixin_38506798
  1. 基于SBC+DSP的嵌入式系统设计与应用

  2. 1 引言   嵌入式系统是以应用为中心、以计算机技术为基础、软硬件可裁剪、适应应用系统对 功能、可靠性、成本、体积、功耗等有严格要求的专用计算机系统。其主要由嵌入式处理器、 相关支撑硬件、嵌入式操作系统及应用软件系统等组成。使用嵌入式系统技术,不仅可以实 现硬件和软件的集成优化,而且具有多任务和网络化功能。基于嵌入式系统的以上优点,针 对星图识别大数据量、实时响应速度和高可靠性等特征,以及方便以后的远程控制,本文提 出一种以SBC+DSP 为硬件平台的嵌入式系统,并说明其特征。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:152576
    • 提供者:weixin_38606870
  1. 嵌入式系统/ARM技术中的嵌入式DSP访问片外SDRAM的低功耗设计研究

  2. DSP有限的片内存储器容量往往使得设计人员感到捉襟见肘,特别是在数字图像处理、语音处理等应用场合,需要有高速大容量存储空间的强力支持。因此,需要外接存储器来扩展DSP的存储空间。   在基于DSP的嵌入式应用中,存储器系统逐渐成为功耗的主要来源。例如Micron公司的MT48LC2Mx32B2-5芯片,在读写时功耗最大可以到达924 mW,而大部分DSP的内核功耗远远小于这个数值。如TI的TMS320C55x系列的内核功耗仅仅为0.05 mW/MIPS。所以说,优化存储系统的功耗是嵌入式DSP
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:188416
    • 提供者:weixin_38500709
  1. DSP中的ST推出超低功耗的8位和32位微控制器技术平台

  2. 世界领先的微控制器厂商意法半导体发布用于制造8位和32位微控制器的全新超低功耗技术平台的细节。新的技术平台将有助于新一代电子产品降低功耗,满足了不断升级的能效标准的要求,延长电池驱动设备的工作时间。满足这些日益提高的标准需要全方位考虑微控制器的设计和制程技术,进行全面的最大限度的改进。   新平台采用130nm制程,意法半导体对这个平台进行了深度优化,逻辑功能采用超低漏电流晶体管,模拟功能采用低压晶体管,同时选用创新的低功耗嵌入式存储器、新的低压低功耗标准外设和创新的电源管理架构。这些改进技术合
  3. 所属分类:其它

    • 发布日期:2020-11-02
    • 文件大小:69632
    • 提供者:weixin_38677046
  1. 嵌入式系统/ARM技术中的基于SBC+DSP 的嵌入式系统设计与应用

  2. 摘要:根据嵌入式系统知识,利用其优点,针对星图识别的特征,设计一种以SBC+DSP为硬件平台的嵌入式系统,通过试验验证,系统能够满足星图识别大数据量、实时响应速度和高可靠性的要求。   1 引言   嵌入式系统是以应用为中心、以计算机技术为基础、软硬件可裁剪、适应应用系统对 功能、可靠性、成本、体积、功耗等有严格要求的专用计算机系统。其主要由嵌入式处理器、 相关支撑硬件、嵌入式操作系统及应用软件系统等组成。使用嵌入式系统技术,不仅可以实 现硬件和软件的集成优化,而且具有多任务和网络化功能。基
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:150528
    • 提供者:weixin_38722184
  1. 单片机与DSP中的基于嵌入式DSP应用的低功耗优化策略

  2. 无线系统及有线系统设计师均必须重视电源效率问题,尽管双方的出发点不尽相同:对于移动设备而言,更长的电池使用寿命、更长的通话时间或更长的工作时间都是明显的优势,降低电源要求意味着使用体积更小的电池或选择不同的电池技术,这在一定程度上也缓解了电池发热问题;对于有线系统而言,设计师可通过减小电源体积、减少冷却需求以及降低风扇噪声来提高电池效率。人们很少会提到这样一个事实:提高电源效率还可节省空间,而节省的空间可以用来增加能够提高系统性能的组件,尤其是设计小组希望添加一个以上处理器时,这一点非常重要。
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:228352
    • 提供者:weixin_38674115
  1. EDA/PLD中的莱迪思半导体发布业界首个真正的90纳米非易失FPGA系列LatticeXP2

  2. 莱迪思半导体公司公布了其第三代非易失FPGA器件,LatticeXP2系列。LatticeXP2具有增强的性能,双倍增加的逻辑容量达40K查找表(LUT)、性能改进了25%、还加入了专用DSP块,而每个功能的价格减少达50%。对1.2伏加工工艺的功耗进行了优化,静态功耗减少了33%。设计使用了业界最先进的非易失FPGA工艺,莱迪思与代工伙伴富士通合作开发了90纳米嵌入式闪存工艺,LatticeXP2具有“瞬时”性能,缩小了早期莱迪思非易失器件的尺寸,还增强了设计安全性、RAM备份,以及现场更新能
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:96256
    • 提供者:weixin_38722464
  1. 单片机与DSP中的中星微电子的网络摄像头处理芯片推动笔记本电脑摄像头普及

  2. 中星微电子近日在京宣布推出最新的网络摄像头处理芯片VC0343,主要应用于嵌入式笔记本电脑摄像头。凭借中星微电子在网络摄像头芯片领域多年积累的丰富设计经验,VC0343的功耗和芯片体积都有大幅度降低和减小,并具有更为突出的兼容性和设计灵活性。   “笔记本电脑嵌入式摄像头模组的市场正在快速发展。”中星微电子副总裁俞青博士说,“VC0343专门针对笔记本内嵌摄像头模组的要求做了优化设计,功耗低和体积小等特性非常适合笔记本嵌入式的应用环境,这对未来摄像头将成为笔记本电脑的标准配置起到非常积极的推动作
  3. 所属分类:其它

    • 发布日期:2020-11-21
    • 文件大小:61440
    • 提供者:weixin_38729399
  1. 单片机与DSP中的X900多媒体应用处理器技术架构及应用领域

  2. 为使消费者能自由地选择资讯、享受娱乐,并不是单独地播放视频图像,上海杰得微电子公司开发出了X900应用处理器,并借助其在视音频实时处理方面积累的经验和硬件编解码设计技术,在X900中又增加了H.264和VC1硬件解码器。此外,还在电源管理上作了优化,实现了比上一代产品更低的功耗,更加齐全的接口,更完善的软件开发平台,兼容的软件资源也更加丰富。本文将详细介绍X900多媒体应用处理器的技术架构及其应用系统。 芯片技术结构   X900采用CPU+ASIC结构,嵌入式CPU仍是ARM926EJ
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:487424
    • 提供者:weixin_38559346
  1. EDA/PLD中的Lattice 推出90纳米非易失FPGA系列

  2. 莱迪思半导体公司(Lattice)公布其第三代非易失FPGA器件,LatticeXP2:trade_mark:系列。 LatticeXP2具有增强的性能,双倍增加的逻辑容量达40K查找表(LUT)、性能改进了25%、还加入了专用DSP块,而每个功能的价格减少达50%。对1.2伏加工工艺的功耗进行了优化,静态功耗减少了33%。设计使用了业界最先进的非易失FPGA工艺,莱迪思与代工伙伴富士通合作开发了90纳米嵌入式闪存工艺,LatticeXP2具有"瞬时"性能,缩小了早期莱迪思非易失器件的尺寸,还增
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:77824
    • 提供者:weixin_38712908
  1. 单片机与DSP中的基于DSP的指纹识别系统设计

  2. 摘要:本文提出了一种新型的基于DSP的独立指纹识别系统,构建了高速的数据采集系统。采用FPGA作   为协处理器,分担数据计算和扩展接口,根据系统结构改进算法,以此实现一个高效低功耗的嵌入式系统。   文中介绍了系统的组成原理、硬件结构设计以及指纹识别算法的处理流程。通过实验,该系统满足实时性 要求。   关键词:指纹识别 DSP 算法,FPGA,脊线,优化。   1 引言   指纹识别技术通过分析指纹的局部特征,从中抽取详尽的特征点,从而可靠地确认个人身份。指纹识别的优点是指纹作
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:139264
    • 提供者:weixin_38665449
  1. EDA/PLD中的莱迪思推出业界首个真正的90纳米非易失FPGA器件

  2. 莱迪思半导体公司日前公布了其第三代非易失FPGA器件,LatticeXP2系列。LatticeXP2具有增强的性能,双倍增加的逻辑容量达40K查找表(LUT)、性能改进了25%、还加入了专用DSP块,而每个功能的价格减少达50%。对1.2伏加工工艺的功耗进行了优化,静态功耗减少了33%。设计使用了业界最先进的非易失FPGA工艺,莱迪思与代工伙伴富士通合作开发了90纳米嵌入式闪存工艺,LatticeXP2具有“瞬时”性能,缩小了早期莱迪思非易失器件的尺寸,还增强了设计安全性、RAM备份,以及现场更
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:95232
    • 提供者:weixin_38680475
  1. 浅析嵌入式DSP设计中的功耗优化设计

  2. 对基于数字信号处理器(DSP)的系统而言,优化功耗是一项重要但往往难以实现的设计目标。现在,基于DSP的设备常常把以往各自独立的多个应用结合起来,每一个应用都可能有多个工作模式。要得到这样一个设备的功率分布是非常困难的一件事,更遑论整个复杂的系统。设计人员需要获知尽可能多的信息,以及能够帮助他们优化特定应用之功耗的技术和工具。   幸运的是,近年来,在DSP芯片的设计和制造工艺方面,都在不断推出更先进的功耗降低方法。现在的片上功率优化技术能够提供更多的精细控制和更多的省电模式,以及关于处理器功
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:243712
    • 提供者:weixin_38626473
« 12 »