您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式DSP访问片外SDRAM的低功耗设计方案

  2. DSP有限的片内存储器容量往往使得设计人员感到捉襟见肘,特别是在数字图像处理、语音处理等应用场合,需要有高速大容量存储空间的强力支持。因此,需要外接存储器来扩展DSP的存储空间。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:226304
    • 提供者:weixin_38607311
  1. 嵌入式DSP访问片外SDRAM的低功耗设计

  2. DSP有限的片内存储器容量往往使得设计人员感到捉襟见肘,特别是在数字图像处理、语音处理等应用场合,需要有高速大容量存储空间的强力支持。因此,需要外接存储器来扩展DSP的存储空间。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:173056
    • 提供者:weixin_38508497
  1. 嵌入式DSP访问片外SDRAM的低功耗设计研究

  2. 为了降低DSP外部SDRAM存储系统的功耗,针对DSP访问片外SDRAM的功耗来源特点,提出了基于总线利用率动态监测的读写归并方案。该方案动态监测外部存储器接口(EMIF)总线的利用率,根据总线利用率的不同选择开放的页策略、封闭的页策略或休眠模式;设计了简化的指令Cache(I—Cache),采用块读的方法取指令;设计了写后数据缓冲区,由EMIF对同一行的读写进行归并。经计算,根据EMIF总线利用率的不同(10%~40%),该方案相比单纯采用开放的页策略,功耗可减少5%~20%左右。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:134144
    • 提供者:weixin_38656741
  1. 便携设备访问片外SDRAM的低功耗设计研究

  2. 在基于DSP的嵌入式应用中,存储器系统逐渐成为功耗的主要来源。例如Micron公司的MT48LC2Mx32B2-5芯片,在读写时功耗最大可以到达924 mW,而大部分DSP的内核功耗远远小于这个数值。如TI的TMS320C55x系列的内核功耗仅仅为0.05 mW/MIPS。所以说,优化存储系统的功耗是嵌入式DSP极其重要的设计目标。本文主要以访问外部SDRAM为例来说明降低外部存储系统功耗的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:151552
    • 提供者:weixin_38620839
  1. 嵌入式系统/ARM技术中的嵌入式DSP访问片外SDRAM的低功耗设计研究

  2. DSP有限的片内存储器容量往往使得设计人员感到捉襟见肘,特别是在数字图像处理、语音处理等应用场合,需要有高速大容量存储空间的强力支持。因此,需要外接存储器来扩展DSP的存储空间。   在基于DSP的嵌入式应用中,存储器系统逐渐成为功耗的主要来源。例如Micron公司的MT48LC2Mx32B2-5芯片,在读写时功耗最大可以到达924 mW,而大部分DSP的内核功耗远远小于这个数值。如TI的TMS320C55x系列的内核功耗仅仅为0.05 mW/MIPS。所以说,优化存储系统的功耗是嵌入式DSP
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:188416
    • 提供者:weixin_38500709