您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. IBM大型机汇编语言

  2. 目录 1. 预备与基础知识 .......................................................................................................................... 5 1.1 PSW & Real Address and Virtual Address ...................................................................
  3. 所属分类:硬件开发

    • 发布日期:2010-02-22
    • 文件大小:6291456
    • 提供者:fan7hoo
  1. eda四位移位寄存器

  2. 此设计方案是用CASE语句设计了并行输入输出的移位寄存器。利用进程的顺序语句构成了时序电路,同时又利用了信号的赋值的并行特性实现了移位。当CLK一个上升沿,而且MD=“101”时,加载带加载移位的数据;当MD=“001”时,执行带进位循环左移;当MD=“010”时 ,执行自循环左移 ;当MD=“011”时,执行自循环右移;当MD=“100”时,执行带进位循环右移;当MD=“others”时将保持。并输出移位后的数据和进位输出。
  3. 所属分类:网络攻防

    • 发布日期:2010-05-28
    • 文件大小:276480
    • 提供者:jxlong2009
  1. 移位寄存器 门级建模 c++

  2. 使用wire class,and门class,D触发器class等 一个移位寄存器。数据如left iput,right input, clock,mode(左移还是右移)等从外部文件读入
  3. 所属分类:C++

    • 发布日期:2010-11-17
    • 文件大小:946176
    • 提供者:haonongdehanwei
  1. vi技巧大全命令大全

  2. 熟悉VI 是学习UNIX 系统的一个关口 vi 是visual edit 的缩写 文本编辑器是所有计算机系统中最常用的一种工具。UNIX下的编辑器有ex,sed和vi等,其中,使用最为广泛的是vi,而vi命令繁多,论坛里好像这方面的总结不多,以下稍做总结,以资共享!渴望更正和补充! 进入vi的命令 vi filename :打开或新建文件,并将光标置于第一行首 vi +n filename :打开文件,并将光标置于第n行首 vi + filename :打开文件,并将光标置于最后一行首 vi
  3. 所属分类:C

    • 发布日期:2010-11-24
    • 文件大小:10240
    • 提供者:defonds
  1. vhdl实验设计

  2. vhdl:6位右移寄存器,8-3编码器,8位右移寄存器,8位左移寄存器,8421BCD,BCD解码器,D触发器,JK触发器,行波进位加法器,加法计数器,减法计数器
  3. 所属分类:专业指导

    • 发布日期:2011-12-16
    • 文件大小:2097152
    • 提供者:cshyf
  1. 左移寄存器

  2. 分析左移寄存器.如果上课没听的,可以看看
  3. 所属分类:电信

    • 发布日期:2011-12-26
    • 文件大小:56320
    • 提供者:a83570032
  1. 实验七:移动速度可控的字符集自动循环显示

  2. 利用状态机,移位寄存器和数控分频器,在DE2平台上实现字符“HELLO”的从右向左自动循环显示,移动速度可控(字符以每0.1~1秒一次的速度移动),在HEX7~HEX0上循环显示“HELLO”,“HELLO”从左边移出后,再从右边重新开始显示。 实验步骤:请按以下步骤完成设计
  3. 所属分类:硬件开发

    • 发布日期:2012-06-07
    • 文件大小:396288
    • 提供者:keke2627
  1. 有模式可选择的移位寄存器设计

  2. 整个电路有一个主时序进程完成,在每一个时钟的上升沿,根据模式的值进行清零,左移和右移操作,在主时序进程中由case语句完成
  3. 所属分类:软件测试

  1. 移位寄存器

  2. 74194是一种典型的中规模集成移位寄存器,由4个RS触发器和一些门电路构成的4位双向移位寄存器。该移位寄存器具有左移、右移、并行输入数据、保持及异步清零5种功能。其中A、B、C、D为并行数据输入端,QA、QB、QC、QD为并行数据输出端;SRSI为右移串行数据输入端,SLSI为左移串行数据输入端;S1、S0为模式控制端;CLRN为异步清零端;CLK为时钟脉冲输入端。
  3. 所属分类:专业指导

    • 发布日期:2013-06-21
    • 文件大小:1048576
    • 提供者:rebehcca
  1. 带并行置位的移位寄存器设计

  2. 要求实现 带进位的循环左移 循环左移 带进位的循环右移 循环右移,采用系统50MHz,用分频分至1Hz,并用一个输入实现控制寄存方式。
  3. 所属分类:硬件开发

    • 发布日期:2013-12-04
    • 文件大小:17408
    • 提供者:u013038916
  1. PLC文本器(STM32芯片)制作全套资料+SCH

  2. 用STM32F103RBT6芯片 开发的 PLC文本器 与信捷文本器功能相同 功能按键的基本功能如下表: 按键 基本功能 [ESC] 不论显示器处于显示任何画面,一旦按此键,返回系统初始画面。系统初 始画面由用户设计画面时指定(缺省值为1号画面,0号画面禁用)。一般将 系统初始画面设置成主菜单或使用频度最高的画面。 [ALM] 一旦按此键,返回系统自动切换到定义的报警信息画面,也可定义为功能按 键使用。 [←] 修改寄存器数据时,左移被修改的数据位,即闪烁显示数字左移一位. [→] 修改寄存器
  3. 所属分类:C

    • 发布日期:2017-12-05
    • 文件大小:8388608
    • 提供者:tipyaapy
  1. 简单的线性反馈移位寄存器(LFSR)C语言实现

  2. 1)利用C\C++语言实现给定的LFSR; 2)通过不同初始状态生成相应的序列,并观察它们的周期有什么特点; 3)利用生成的序列对文本进行加/解密(按对应位作模2加运算)。 步骤: (1)生成序列:使用#include库构造序列,使用bint.to_string()将输入的01串转成字符串,用str暂存。将bint[3]和bint[0]异或,赋值给bint[4]也就是a5,循环左移,将bint转成字符串后s1[4]就是生成的a1,将 a1添加到s2后面。当str与现在的bint相同,即周
  3. 所属分类:其它

    • 发布日期:2020-04-15
    • 文件大小:3072
    • 提供者:weixin_44219914
  1. ARMv4指令集嵌入式微处理器设计

  2. 针对当前采用ARMv4指令集的嵌入式微处理器使用冯·诺依曼结构,数据和指令共用一条总线导致数据吞吐量降低的问题,设计了一款新架构微处理器。首先,采用哈佛结构独立的数据总线和指令总线,数据带宽提升一倍;其次,采用单周期32位乘法器,其计算速度是目前嵌入式乘法器计算速度的2倍;此外,利用资源共享,一个乘加器完成6种不同乘法和乘加指令,一个逻辑左移寄存器完成逻辑左移、逻辑右移、算术右移、循环右移4种功能。整个工程在Altera EP4CE30 FPGA芯片上进行物理验证。实验结果表明,通过改进,设计的
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:581632
    • 提供者:weixin_38651812
  1. 元器件应用中的中规模时逻辑集成移位寄存器

  2. 寄存器是用来暂时存放二进制数码的,是由触发器构成的。一个触发器只能存储1位二进制数,要存放 九位二进制数时,就需用瓦个触发器。按照功能的不同,寄存器可分为数码寄存器和移位寄存器。数码寄 存器具有寄存数码的功能,雨移位寄存器不仅有寄存数码的功能,还有移位的功能。移位寄存器中的数据 可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输 出,还可以并行输人、串行输出,串行输人、并行输出,输人输出方式十分灵活,用途也很广。根据移位 情况不同,移位寄存器分为单向移位
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:165888
    • 提供者:weixin_38663029
  1. 寄存器分类

  2. 寄存器主要分并行寄存器和移位寄存器两种。并行寄存器是并行输入并行输出寄存器。移位寄存器除具寄存器的功能外,所存储的数码在时钟脉冲的作用下还可以移位。根据数码的移位方向分为左移寄存器和右移寄存器。左移寄存器是指在时钟脉冲的作用下,低位寄存器的数码送给高位寄存器,作为高位寄存器的次态输出;右移寄存器是指在时钟脉冲的作用下,高位寄存器的数码送给低位寄存器,作为低位寄存器的次态输出。  欢迎转载,信息来源维库电子市场网(www.dzsc.com)  来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:19456
    • 提供者:weixin_38658405
  1. 电子测量中的18位桶形移位器

  2. 18位桶形移位器可在一次操作中使数据移任意位数,使用两个DSP48E单元可实现一个18位的循环桶形移位器,如图所示。该桶形移位器可将18位的数值左移K位,从最高位移出的数字会在最低位出现。   图 18位桶形移位寄存器   桶形移位器示例:     来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:126976
    • 提供者:weixin_38720390
  1. EDA/PLD中的EDA典型单元电路的移位寄存器

  2. 移位寄存器除了具有存储代码的功能以外,还具有移位功能。所谓移位功能,是指寄存器里存储的代码能在移位脉冲的作用下依次左移或右移。因此,移位寄存器不但可以用来寄存代码,还可用来实现数据的串并转换、数值的运算以及数据处理等。   【例】 用VHDL语言设计一个8位的移位寄存器,使其具有左移一位或右移一位、并行输入和同步复位的功能,并使用MAX+p1us Ⅱ进行仿真。   仿真结果如图所示。   如图 移位寄存器SHIFT_REG的仿真图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:181248
    • 提供者:weixin_38502183
  1. double-dabble:实现Double dabble或shift和add-3算法,以将二进制数转换为Binary-coded Decimal。 使用反向双星号将输出的二进制编码的十进制转换为二进制数。 寄存器编号,移位流程和执行速度应

  2. 双重涉水 实现Double dabble或shift和add-3算法以将二进制数转换为二进制编码的十进制。 使用反向双星号将输出的二进制编码的十进制转换为二进制数。 寄存器编号,移位流程和执行速度应使用5个样本进行测试SHIFT AND ADD 3算法步骤:1将二进制数左移一位STEP:2如果取了8位,则BCD数为数百,十和单位列STEP:3,如果任何BCD列中的二进制值是5或更大,则在该BCD列STEP:4中将该值加3。转到1
  3. 所属分类:其它

    • 发布日期:2021-02-18
    • 文件大小:680960
    • 提供者:weixin_42098251
  1. 移位寄存器的原理

  2. 移位寄存器的原理   移位寄存器不仅能寄存数据,而且在时钟信号的用下使它其中的数据依次左移或者右移。   四位移位寄存器的原理:F0、F1、F2、F3是四个边沿触发的触发器D,每一个触发器的输出端Q接到右边一个触发器的输入端D。因为从时钟的信号CP的上升沿加到触发器上开始到输出端新状态稳定地建立起来有一段延迟的时间,所以当时钟信号同时加到四个触发器上的时候,每个触发器接受的都是左边一个触发器中原来的而数据(F0接收的输入数据D1)。寄存器中的数据依次右移一位。   移位寄存器按照不同的分类
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:277504
    • 提供者:weixin_38637805
  1. EDA典型单元电路的移位寄存器

  2. 移位寄存器除了具有存储代码的功能以外,还具有移位功能。所谓移位功能,是指寄存器里存储的代码能在移位脉冲的作用下依次左移或右移。因此,移位寄存器不但可以用来寄存代码,还可用来实现数据的串并转换、数值的运算以及数据处理等。   【例】 用VHDL语言设计一个8位的移位寄存器,使其具有左移一位或右移一位、并行输入和同步复位的功能,并使用MAX+p1us Ⅱ进行仿真。   仿真结果如图所示。   如图 移位寄存器SHIFT_REG的仿真图    :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:239616
    • 提供者:weixin_38620267
« 12 3 4 5 6 »