您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 差分线对在高速PCB设计中的应用

  2. 讲述了高速PCB中差分线的设计,给高速PCB的设计带来了福音~!
  3. 所属分类:专业指导

    • 发布日期:2010-12-15
    • 文件大小:145408
    • 提供者:hbyc1
  1. Altium+Designer+PCB中差分线的设置与布线

  2. DXP等长布线 Altium+Designer+PCB中差分线的设置与布线
  3. 所属分类:硬件开发

    • 发布日期:2011-03-10
    • 文件大小:251904
    • 提供者:comet0202
  1. Altium Designer中走差分线教程

  2. 图文并茂的讲述了Altium Designer中差分线的布线方法
  3. 所属分类:专业指导

    • 发布日期:2011-03-29
    • 文件大小:485376
    • 提供者:w32korgoworm
  1. 利用Protel_(Altium_Designer)进行差分线布线

  2. 利用Protel_(Altium_Designer)进行差分线布线
  3. 所属分类:硬件开发

    • 发布日期:2011-04-07
    • 文件大小:748544
    • 提供者:yangdavidhi
  1. pcb布线中的差分线布线技巧

  2. 许多高频布线中都要用到差分线布线,本文中讲述了差分线布线的技巧
  3. 所属分类:硬件开发

    • 发布日期:2011-09-03
    • 文件大小:69632
    • 提供者:zhuzj1014
  1. Altium_Designer_PCB中差分线的设置与布线

  2. Altium_Designer_PCB中差分线的设置与布线,PDF文档,欢迎下载
  3. 所属分类:硬件开发

    • 发布日期:2011-10-14
    • 文件大小:392192
    • 提供者:nucjankk
  1. 差分线设计技术

  2. 高速数字电路设计过程中,工程师采取了各种措施来解决信号完整性问题,利用差分线传输高速数字信号的方法就是其中之一。在PCB中的差分线是耦合带状线或耦合微带线,信号在上面传输时是奇模传输方式,因此差分信号具有抗干扰性强,易匹配等优点。随着人们对数字电路的信息传输速率要求的提高,信号的差分传输方式必将得到越来越广泛的应用。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-06
    • 文件大小:14336
    • 提供者:jet57
  1. Altium designer差分线设计

  2. 要让 Protel(或者说Altium Designer )在交互布线时走差分线,需要经过以下几 个步骤: 1:在布线规则中定义差分线布线规则. 2:在对象管理器中定义差分线对. 3:使用放置命令中的差分线布线命令.
  3. 所属分类:硬件开发

    • 发布日期:2012-11-30
    • 文件大小:483328
    • 提供者:lajifm
  1. 差分线绕线方法比较

  2. 差分线的优势;差分走线的几种补偿方式;仿真设置;结果分析;原因分析
  3. 所属分类:电子政务

    • 发布日期:2013-02-23
    • 文件大小:1046528
    • 提供者:chunxiu529411
  1. AD9画差分线

  2. AD9画差分线:如何在 Altium Designer 中快速进行差分对走线
  3. 所属分类:硬件开发

    • 发布日期:2013-07-03
    • 文件大小:314368
    • 提供者:chinasimplewgs
  1. 差分线设计文档

  2. 描写差分线的设计与分析,同时说明了差分对的设计时要注意的事项等等!
  3. 所属分类:互联网

    • 发布日期:2013-11-18
    • 文件大小:957440
    • 提供者:u012882234
  1. 利用Protel (Altium Designer)进行差分线布线

  2. Altium Designer System(ADS)了,仔细看看说明,说已经支持差分线布线了,经过一番折腾,终于弄出来了,现和大家分享一下
  3. 所属分类:其它

    • 发布日期:2008-10-09
    • 文件大小:485376
    • 提供者:superboy110
  1. Allegro差分线的规则设置

  2. Allegro差分线的规则设置Allegro差分线的规则设置Allegro差分线的规则设置Allegro差分线的规则设置Allegro差分线的规则设置
  3. 所属分类:其它

    • 发布日期:2009-03-25
    • 文件大小:184320
    • 提供者:leishen1980
  1. hfss中文教程 486-525 LVDS差分线

  2. hfss中文教程 486-525 LVDS差分线,hfss中文教程 486-525 LVDS差分线
  3. 所属分类:其它

    • 发布日期:2018-05-04
    • 文件大小:1048576
    • 提供者:zq07506149
  1. 差分线.docx

  2. 介绍差分线的定义以及特征,包括走线,用处,优点,传输速度等。
  3. 所属分类:硬件开发

    • 发布日期:2019-10-31
    • 文件大小:219136
    • 提供者:weixin_42494044
  1. 20110301 -圆弧差分线.pdf

  2. 期刊,20110301 -圆弧差分线.pdf )
  3. 所属分类:硬件开发

    • 发布日期:2013-05-28
    • 文件大小:376832
    • 提供者:kindali
  1. PCB差分线的处理要点

  2. 本文主要讲了PCB差分线的处理要点,下面一起来学习一下
  3. 所属分类:其它

    • 发布日期:2020-07-15
    • 文件大小:107520
    • 提供者:weixin_38557095
  1. DXP 2004中如何走差分线 阻抗匹配polar

  2. DXP2004 SP2中设置差分线走线,由于版本较老,很多功能不够强大,这个就是其中一条。不过可以按照以下步骤进行。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:26624
    • 提供者:weixin_38703468
  1. 莫仕Mirror Mezz镜像式夹层连接器 差分线对高达56 Gbps的数据速率

  2. 莫仕(Molex)Mirror Mezz镜像式夹层连接器,可以在长宽尺寸上相容,不分公端母端,应用成本因此更低,可堆叠对配。该连接器支持每个差分线对高达56 Gbps的数据速率,适用于电信、网络和其它应用场合。    缝合球栅阵列 (BGA) 设计与嵌件成型球栅阵列附件相比,可以节省更多成本。缝合触点结构缩短了交货时间,该连接器的设计可简化产品矩阵。镜像式夹层连接器引脚区域的信号和接地组合采用排列,可限度地提升高速性能并清除连接器空间中的布线。此连接器具备坚固的外
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:78848
    • 提供者:weixin_38607195
  1. layout中蛇形线和差分线的使用

  2. 差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中关键的信号往往都要采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。 何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。   差分线怎么布才是严格的等长?我怎么样测试两相的长度是等长度呢?还是我大致让他们平行走线,只是尽
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:84992
    • 提供者:weixin_38690545
« 12 3 4 5 6 7 8 9 10 ... 50 »