点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 布线约束
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DDR2 DIMM 布线约束参考
DDR2 DIMM 布线约束参考,DDR2 DIMM 布线约束参考
所属分类:
硬件开发
发布日期:2009-12-14
文件大小:182272
提供者:
bohaihe
华为pcb布线规范 很好哦
我从网上找的 大家一起学习啊 1. 1 适用范围 2. 2 引用标准 3. 3 术语 4. 4 目的 .1 4.1 提供必须遵循的规则和约定 .2 4.2 提高PCB设计质量和设计效率 5. 5 设计任务受理 .3 5.1 PCB设计申请流程 .4 5.2 理解设计要求并制定设计计划 6. 6 设计过程 .5 6.1 创建网络表 .6 6.2 布局 .7 6.3 设置布线约束条件
所属分类:
网络基础
发布日期:2010-08-14
文件大小:486400
提供者:
zhyjya
华为PCB布线规范 提高PCB设计质量和设计效率
1 适用范围 4 2. 2 引用标准 4 3. 3 术语 4 4. 4 目的 2 .1 4.1 提供必须遵循的规则和约定 2 .2 4.2 提高PCB设计质量和设计效率 2 5. 5 设计任务受理 2 .3 5.1 PCB设计申请流程 2 .4 5.2 理解设计要求并制定设计计划 2 6. 6 设计过程 2 .5 6.1 创建网络表 2 .6 6.2 布局 3 .7 6.3 设置布线约束条件 4 .8 6.4 布线前仿真(布局评估,待扩充) 8 .9 6.5 布线 8 .10 6.6 后仿真及
所属分类:
嵌入式
发布日期:2011-08-19
文件大小:360448
提供者:
bawuzhe
DDR2_DIMM_布线约束与参考
DDR2_DIMM_布线约束与参考 典型的DDR2 SODIMM 应用拓扑结构由一个控制器,二个DIMM 和VTT 上拉电阻组成,如下图所示: Memory
所属分类:
硬件开发
发布日期:2012-03-20
文件大小:182272
提供者:
befriend
ALLEGRO 高级约束规则 _ .pdf
ALLEGRO约束规则_ .pdf 在进行高速布线时,一般都需要进行线长匹配,这时我们就需要设置好 constraint 规则,并将这些规则分配到各类 net group 上。下面以 ddr 为例,具体说明这些约束设置的具体步骤。 1. 布线要求 DDR 时钟: 线宽 10mil,内部间距 5mil,外部间距 30mil,要求差分布线,必需精确匹配差分对走线误差,允许在+20mil 以 内 DDR 地址、片选及其他控制线:线宽 5mil,内部间距 15mil,外部间距 20mil,应走成菊花链
所属分类:
硬件开发
发布日期:2013-04-23
文件大小:1048576
提供者:
yuanqing17
ddr布局布线约束设置
ddr布局布线约束设置,利用cadence约束设置规则对DDR设计进行约束
所属分类:
硬件开发
发布日期:2013-07-21
文件大小:1048576
提供者:
u011467632
allegro16.3约束设置
allegro16.3约束设置 关于allergo16.3布局布线时 注意的事宜有相关的描述!
所属分类:
硬件开发
发布日期:2013-11-29
文件大小:1048576
提供者:
u012996359
DDR2_DIMM_布线约束与参考
DDR2布线约束规则,很实用,讲的也很全面
所属分类:
硬件开发
发布日期:2014-05-24
文件大小:182272
提供者:
ccfwlx
DDR2 DIMM 布线约束参考
DDR2 DIMM 布线约束参考,典型的DDR2 SODIMM 应用拓扑结构由一个控制器,二个DIMM 和VTT 上拉电阻组成
所属分类:
其它
发布日期:2014-06-04
文件大小:187392
提供者:
tyler_wu
差分布线 allegro
PCB allegro下的差分布线方法 约束规则设置等
所属分类:
硬件开发
发布日期:2014-08-13
文件大小:748544
提供者:
u010497397
DDR2的布线规则和BGA扇出技巧
BGA的扇出技巧和DDR2的布线约束,DDR2的数据组和时钟长度规定,走线的宽度和间隔的规定
所属分类:
硬件开发
发布日期:2014-08-20
文件大小:4194304
提供者:
lulu9068
多约束稀布线阵天线的优化设计
1、利用MATLAB对粒子群算法进行编程,实现稀布线阵的优化设计; 2、开发MATLAB GUI界面,在界面上调整参数便可获得优化结果。 完成形式:1、分析线阵的基本结构,建立阵列天线的优化模型; 2、学习掌握粒子群算法,并用于稀布线阵的优化设计;
所属分类:
其它
发布日期:2018-10-18
文件大小:7340032
提供者:
programmer0000
optaplanner, Java约束求解器解决车辆布线员工排班及其他规划问题.zip
optaplanner, Java约束求解器解决车辆布线员工排班及其他规划问题 OptaPlannerwww.optaplanner.org快速开发开始要生成并从源代码运行,请执行以下操作:$ mvn clean install -DskipTests$ cd optaplanner-example
所属分类:
其它
发布日期:2019-10-12
文件大小:59768832
提供者:
weixin_38744375
一个通道布线问题的图论算法
图论的思想方法在大规模集成电路布线中有广泛的应用。通道布线的线网结构可以用水平约束图和垂直约束图来描述,利用图论的思想可以处理布线轨道高度问题。研究运用图论的方法来解决超大规模集成电路布线中的轨道高度问题。通过寻找并消除临界网的方法给出布线的一个新的算法,该算法能够得到轨道高度的一个下界,并对在含有一个狗腿的情况下如何布线进行了描述,并设计出能运用到实际布线工艺中的两层具有曼哈顿模型的通道布线算法。
所属分类:
其它
发布日期:2020-06-23
文件大小:465920
提供者:
weixin_38702931
电磁兼容性和PCB设计约束
PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工作,应根据本文所述的约束条件来优化布线以及元器件/接头和某些IC所用去耦电路的布局 。
所属分类:
其它
发布日期:2020-07-18
文件大小:94208
提供者:
weixin_38656374
使用参数约束进行PCB设计
如今pcb设计考虑的因素越来越复杂,如时钟、串扰、阻抗、检测、制造工艺等等,这经常使得设计人员要重复进行大量的布局布线、验证以及维护等工作。参数约束编辑器能将这些参数编到公式中,协助设计人员在设计和生产过程中更好地处理这些有时甚至还会互相对立的参数。
所属分类:
其它
发布日期:2020-07-31
文件大小:100352
提供者:
weixin_38693419
FPGA设计流程及其布线资源解析
在实际中设计者不需要直接选择布线资源,布局布线器可自动地根据输入逻辑网表的拓扑结构和约束条件选择布线资源来连通各个模块单元。从本质上讲,布线资源的使用方法和设计的结果有密切、直接的关系。
所属分类:
其它
发布日期:2020-07-30
文件大小:83968
提供者:
weixin_38647567
布线工程师如何充分“掌控”时钟信号?
在布线之前,采用极佳的时钟来用于合成及时序约束。约束的时钟定义可能出现在模块的顶层焊盘或引脚;可能出现在宏的输出,如锁延迟环(DLL) 或锁相环(PLL);或者作为产生的时钟出现在除法寄存器上。作者:安森美半导体公司 Billie Johnson
所属分类:
其它
发布日期:2020-08-18
文件大小:150528
提供者:
weixin_38697328
PCB技术中的PCB设计经验(3)——布线约束
布线约束:层分布布线约束:层分布 RF PCB的每层都大面积辅地,没有电源平面,RF布线层的上下相邻两层都应该是地平面。即使是数模混合板,数字部分可以存在电源平面,但RF区域仍然要满足每层都大面积辅地的要求。 RF单板的层叠结构 布线约束:基本要求 (1)走线要求尽量最短,不走闭环,不走锐角直角,线的宽度一致,没有浮空线。 (2)焊盘的出线方式要合理。 布线基本要
所属分类:
其它
发布日期:2020-10-16
文件大小:237568
提供者:
weixin_38724611
PCB设计经验(3)——布线约束
布线约束:层分布布线约束:层分布 RF PCB的每层都大面积辅地,没有电源平面,RF布线层的上下相邻两层都应该是地平面。即使是数模混合板,数字部分可以存在电源平面,但RF区域仍然要满足每层都大面积辅地的要求。 RF单板的层叠结构 布线约束:基本要求 (1)走线要求尽量短,不走闭环,不走锐角直角,线的宽度一致,没有浮空线。 (2)焊盘的出线方式要合理。 布线基本要求
所属分类:
其它
发布日期:2021-01-19
文件大小:205824
提供者:
weixin_38678255
«
1
2
3
4
5
6
7
8
9
10
»