您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字幅频均衡功率放大器

  2. 本系统以单片机和FPGA为控制和处理核心,实现了对音频小信号的数字幅频均衡功率放大。前级设计了四路放大,可将小信号放大四种不同的倍数;
  3. 所属分类:专业指导

    • 发布日期:2011-08-10
    • 文件大小:367616
    • 提供者:songtiandong
  1. 数字幅频均衡功率放大器

  2. 本系统以单片机和FPGA为控制和处理核心,实现了对音频小信号的数字幅频均衡功率放大。前级设计了四路放大,可将小信号放大四种不同的倍数;数字幅频均衡基于切比雪夫逼近原理,在FPGA内采用FIR滤波器实现,实现了对经带阻网络产生畸变后的信号的还原,其输出纹波为-0.76dB~+0.44dB,波动1.2dB;功率放大以MOS晶体管的工作特性为依托,实现了高效率的大功率输出,其功率达14W,效率高达62%以上。此外,系统可在液晶显示器上显示带阻网络的幅频特性曲线,通过对比,可体现出数字均衡的效果。系统
  3. 所属分类:硬件开发

    • 发布日期:2014-01-21
    • 文件大小:367616
    • 提供者:a626329489
  1. EDA/PLD中的基于FPGA的数字幅频均衡功率放大器的解决方案

  2. 摘要:提出了一种基于FPGA 的数字幅频均衡功率放大器的设计方案。系统在完成基于AD620前级小信号放大电路设计的基础上,分析了阻带网络的幅频特性;结合分析结果与FIR 滤波算法给出了相应的滤波器组成方案。后级功率放大电路采用分立MOS 管实现。   在现代通信系统中,码间干扰是制约通信质量的重要因素。为了减小码间干扰,需要对信道进行适当的补偿,以减小误码率,提高通信质量,接收机中能够补偿或减小接收信号码间干扰的补偿器称为均衡器。。本文提出了一种基于FPGA 的数字幅频均衡功率放大器的解决方案
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:262144
    • 提供者:weixin_38548231
  1. 基于FPGA的数字幅频均衡功率放大器的解决方案

  2. 摘要:提出了一种基于FPGA 的数字幅频均衡功率放大器的设计方案。系统在完成基于AD620前级小信号放大电路设计的基础上,分析了阻带网络的幅频特性;结合分析结果与FIR 滤波算法给出了相应的滤波器组成方案。后级功率放大电路采用分立MOS 管实现。   在现代通信系统中,码间干扰是制约通信质量的重要因素。为了减小码间干扰,需要对信道进行适当的补偿,以减小误码率,提高通信质量,接收机中能够补偿或减小接收信号码间干扰的补偿器称为均衡器。。本文提出了一种基于FPGA 的数字幅频均衡功率放大器的解决方案
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:379904
    • 提供者:weixin_38713717