您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 帧同步搜索电路FPGA实现

  2. 输入数据data为8 bit并行数据流,基本结构为数据帧,帧长为10字节,帧同步字为H“FF”。 1、搜索出数据流中的帧同步字信号,并给出帧同步标志。 2、系统工作开始后,要连续3次确认帧同步字进入锁定状态后才输出帧同步标志。 3、在锁定状态时,如连续出现3次错误的帧同步字,则帧同步标志输出无效,系统重新进入搜索状态;否则继续输出有效的帧同步标志。
  3. 所属分类:硬件开发

    • 发布日期:2012-05-17
    • 文件大小:710656
    • 提供者:pengsirstudent
  1. 帧同步搜索电路的FPGA实现

  2. 输入数据data为8 bit并行数据流,基本结构为数据帧,帧长为10字节,帧同步字为H“FF”。 1、搜索出数据流中的帧同步字信号,并给出帧同步标志。 2、系统工作开始后,要连续3次确认帧同步字进入锁定状态后才输出帧同步标志。 3、在锁定状态时,如连续出现3次错误的帧同步字,则帧同步标志输出无效,系统重新进入搜索状态;否则继续输出有效的帧同步标志。
  3. 所属分类:硬件开发

    • 发布日期:2012-05-16
    • 文件大小:710656
    • 提供者:pengsirstudent
  1. 高输出频率GPS接收机FPGA优化设计

  2. 为使DSP芯片有充裕的资源和时间用于复杂的导航计算、输出高频率的解算结果,通过资源优化,只采用FPGA逻辑电路实现了GPS信号的捕获、跟踪、帧同步、卫星自动搜索、伪距信息生成等基带处理功能,并整理了电文、历书、伪距信息、多普勒频移的格式,以方便传输。实验表明,本方案可行有效,定位频率可达100 Hz。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:318464
    • 提供者:weixin_38739900