点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 并行同步采样
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
AD7656/AD7657/AD7658中文数据手册
AD7656在单芯片内集成了6个16位、快速、低功耗、逐次逼近型ADC。内核采用4.5V至5.5 V单电源供电,最高吞吐量可达250 kSPS。该器件内置低噪声、宽带宽采样保持放大器,可处理最高8 MHz的输入频率。 转换过程与数据采集采用CONVST信号和内部振荡器进行控制。三个CONVST引脚允许三对ADC独立地进行同步采样。AD7656同时具有一个高速并行接口和一个高速串行接口,为器件与微处理器或DSP进行接口创造了条件。在串行接口模式下,AD7656允许多个ADC以菊花链形式连接至单个
所属分类:
硬件开发
发布日期:2010-06-09
文件大小:811008
提供者:
Junsea516
基于AD7656的多路并行同步音频数据采集系统设计与实现
针对音频BSS(盲源分离)瞬时模型的多信源多传感器问题,提出一种严格的多路并行同步数据采集的ADC方 案。首先介绍ADC AD7656的性能特点,提出并实现一种并行同步多路音频数据采集的系统方案。着重介绍AD7656周围 电路的设计和控制逻辑的实现,解决多路采集时序及数据分离的难题;设计完成PCI采集系统的数据接口和驱动程序,采用 CPLD作控制核心,简化设计,且方便应用的扩展;最后,给出测试结果。该系统已实际应用于相关课题的研究。
所属分类:
专业指导
发布日期:2010-07-14
文件大小:457728
提供者:
zhouquan0206
一种超高速并行采样技术的研究与实现.pdf
并行采样技术是提高实时采样率的一种重要手段。基于时间交替并行采样技术, 设计了一种由3 Gsps 采样率的模 数转换器实现双通道6 Gsps 采样率的数据采集系统, 重点对高速采样时钟分相延迟控制与同步时钟传输处理、基于IDDR 的高 速数据流分相处理、基于FIFO 高速缓存与基于DDR2 深存储的双重构架、板级设计的信号完整性等关键技术进行了详细探讨, 同时对系统的软件架构也进行了介绍, 最后给出信号实时数据采集的实验结果, 并对系统的信噪比和有效位数进行了详细分析, 得出系统的性能指标达到
所属分类:
专业指导
发布日期:2010-08-27
文件大小:411648
提供者:
mailofdong
AD7606软件
AD76061/AD7606-6/AD7606-4 分别是16位、8/6/4通道同步采样模数数据采集系统(DAS)。这些器件内置模拟输入箝位保护、二阶抗混叠滤波器、跟踪保持放大器、16位电荷再分配逐次逼近型ADC、灵活的数字滤波器、2.5V基准电压源、基准电压缓冲以及高速串行和并行接口。 AD7606/AD7606-6/AD7606-4采用5V单电源供电,可以处理±10V和±5V真双极性输入信号,同时所有通道均能以高达200 kSPS的吞吐速率采样。输入箝位保护电路可以耐受最高达±16.5V的
所属分类:
C/C++
发布日期:2012-06-16
文件大小:3145728
提供者:
maskprint
基于FPGA高速并行采样技术的研究
介绍一种基于四通道 ADC 的高速交错采样设计方法以 及在 FPGA 平台 上的实 现。着重 阐述四通 道高速 采样 时钟的设计与实现、高速数据的同步接收以及采样 数据的 校正算 法。实验及 仿真结 果表明, 同 步数据 采集的结 构设计 和预 处理算法, 能良好抑制并行 ADC 输出 信号因相位偏移、时钟抖动等造成的失配误差。 关键词: 交错采样; 高速采样时钟; 同步接收 ; 信号处理
所属分类:
电信
发布日期:2013-01-09
文件大小:453632
提供者:
beta500
一种基于AD7865的数据采集系统的设计
介绍了14位逐次逼近型的四路同步采样A/D转换器AD7865的性能特点及其在高速高精度采集系统中的应用
所属分类:
硬件开发
发布日期:2013-03-15
文件大小:156672
提供者:
ysylhy2013
基于Verilog的ad7606的8通道并行同步采样,采样率可调,modelsim仿真通过
基于Verilog的ad7606的8通道并行同步采样,20K采样率(可调),modelsim仿真通过,包含仿真结果图
所属分类:
嵌入式
发布日期:2017-04-17
文件大小:8388608
提供者:
yy2122
ADS8364高速采集芯片
ADS8364是一种高速、低功耗、6通道同步采样转换器件, 它是16位高速并行接口的模数转换芯片。
所属分类:
嵌入式
发布日期:2009-04-13
文件大小:400384
提供者:
huayunjiao
ad7606_7606-6_7606-4.pdf
AD7606芯片资料电子版,用于设计高速AD采样,是一款8通道并行同步采样芯片,可用于电力系统波形采集,交流信号波形分析,高速FFT,谐波分析等
所属分类:
C#
发布日期:2020-03-11
文件大小:927744
提供者:
blueskylxq
ad7609.zip
AD7609是一款18位、8通道、真差分、同步采样模数数据 采集系统(DAS),该器件内置模拟输入箝位保护、二阶抗 混叠滤波器、跟踪保持放大器、18位电荷再分配逐次逼近 型模数转换器(ADC)、灵活的数字滤波器、2.5 V基准电压 源、基准电压缓冲以及高速串行和并行接口。 AD7609采用5 V单电源供电,可以处理± 10 V和±5 V真双极 性差分输入信号,同时所有通道均能以高达200 kSPS的吞 吐速 率采样。输入箝位保护电路可以耐受最高达±16.5 V的电压。 无论以何种
所属分类:
硬件开发
发布日期:2020-02-19
文件大小:2097152
提供者:
qq_36924477
【安富莱】AD7606数据采集模块原理图.pdf
AD7606模块的原理图,可为硬件开发提供参考. ad7606特性 8/6/4路同步采样输入 真双极性模拟输入范围: +10V, +5V 5V单模拟电源,VoRIVE: 2.3V至5V 完全集成的数据采集解决方案 模拟输入箝位保护 具有1 MQ模拟输入阻抗的输入缓冲器 二阶抗混叠模拟滤波器 片内精密基准电压及缓冲 16位、200 kSPSADC (所有通道) 通过数字滤波器提供过采样功能 灵活的并行/串行接口 SPI/QSP
所属分类:
C
发布日期:2020-06-09
文件大小:49152
提供者:
weixin_42476764
DSP中的ADS8364与TMS320F2812的接口设计方案
实时数据采集与处理技术在实践中得到广泛应用.在图像处理、瞬态信号检测、软件无线电、雷达信号分析、医用成像设备和工业现场控制方面,需要对高速连续变化的模拟信号进行同步数据采集,因此,对系统电路中交变信号的高速AD采集是十分重要的。ADS8364是美国德州仪器公司(TI)的一款六通道、16位并行输出、同步采样的模数转换器。该芯片提供了一个灵活的高速并行接口,可以直接与数字信号处理器TMS320F2812相连。本文介绍了模数转换器ADS8364的性能和工作原理,给出了ADS8364与DSP芯片TMS3
所属分类:
其它
发布日期:2020-10-23
文件大小:234496
提供者:
weixin_38646706
电力系统中多通道同步采样ADC(AD7606)与浮点DSP(ADSP-21479)通信的设计与实现
AD7606是16位,8通道同步采样模数数据采集系统。AD7606完全满足电力系统的要求,具有灵活的数字滤波器、2.5V基准电压源、基准电压缓冲以及高速串行和并行接口。它采用5V单电源供电,可以处理±10V和±5V真双极性输入信号、同时所有通道均能以高达200kSPS的吞吐率采样。
所属分类:
其它
发布日期:2020-10-22
文件大小:274432
提供者:
weixin_38576045
并行模数转换器ADS8364与TMS320F2812的接口设计
ADS8364是美国德州仪器公司(TI)的一款六通道、16位并行输出、同步采样的模数转换器。该芯片提供了一个灵活的高速并行接口,可以直接与数字信号处理器TMS320F2812相连。本文主要介绍了这个接口的软、硬件设计,着重论述了这两款芯片是如何配置启动和工作的。本设计广泛应用于电机控制、多轴定位系统、三相功率转换、多通道数据采集等场合。
所属分类:
其它
发布日期:2020-10-19
文件大小:214016
提供者:
weixin_38625599
基于DMA的并行数字信号高速采集系统
本系统采用基于FPGA的DMA技术高速缓存多路并行数据,通过数据重组将数据有序发送给处理系统,用于数据的显示与分析。系统采用了嵌入式技术,达到了便携效果,从而更好地适应设备的工作环境。并行数字信号采集实验结果表明,系统能以5 MHz、2.5 MHz、500 kHz、50 Hz 4档采样频率进行62路并行数字信号采集,各路采集结果正确,并保存了各路之间的同步信息。
所属分类:
其它
发布日期:2020-10-26
文件大小:242688
提供者:
weixin_38704870
模拟技术中的基于8通道并行数据采集PCI模块的设计
数据采集是自动测试系统的主要功能之一,而在一些应用领域,比如超声、医疗电子中,信号的频率范围不同会要求采样率的不同。有时,为了配合信号处理算法,甚至要求采样率在一定范围内随意设定。而且,这些应用通常要求多个通道并行采集,甚至是差分单端方式可选择的输入。针对这些要求,我们提出了一种最多可达12通道的同步并行多通道数据采集方案。该方案能实现的最高采样率为10MS/s,存储深度2×32M×16bit(2个SDRAM),垂直分辨率14bit,可编程增益为1、2、5、10、100五个等级。 设计方案
所属分类:
其它
发布日期:2020-11-07
文件大小:155648
提供者:
weixin_38654944
基础电子中的源同步技术原理
源同步技术就是专门处理高速率和高带宽的并行接口,本质上就是把源端IC的数据和对应的时钟同时转发给下行的目的端IC,有效地避开了系统同步所难解决的问题。本节ChipSync源同步技术的3大关键模块如图所示,它们是由接收模块、发送模块和高速时钟模块组成。 (1)接收模块 接收模块的功能处理上行源端IC转发过来的数据和时钟,一般来说,需要把高速的数据转化为低速的用户数据。同时为了保证最大的时钟有效采样窗口,还需要首先对接收的高速数据进行DPA。 (2)发送模块 发送模块的功能是
所属分类:
其它
发布日期:2020-11-17
文件大小:49152
提供者:
weixin_38642864
模拟技术中的AMC4300 PXI总线4通道16位并行A/D转换模块
PXI总线4通道16位并行A/D转换模块由放大器,A/D转换器,FIFO存贮器,EPLD控制电路及PXI总线接口电路五大部分组成。模件工作时,首先根据输入信号的范围和测试要求,对各通道寄存器进行设置,以建立相应的增益和采样速率,然后启动A/D转换器。4路模拟输入信号由四路A/D转换器同步并行转换为数字量,存入FIFO寄存器,存储状态可用中断通知 CPU,或由CPU 查询、取数。适用于测量时间或相位密切相关的多路信号。 总线特性 PXI总线
所属分类:
其它
发布日期:2020-11-25
文件大小:49152
提供者:
weixin_38727825
基于8通道并行数据采集PCI模块的设计
数据采集是自动测试系统的主要功能之一,而在一些应用领域,比如超声、医疗电子中,信号的频率范围不同会要求采样率的不同。有时,为了配合信号处理算法,甚至要求采样率在一定范围内随意设定。而且,这些应用通常要求多个通道并行采集,甚至是差分单端方式可选择的输入。针对这些要求,我们提出了一种多可达12通道的同步并行多通道数据采集方案。该方案能实现的采样率为10MS/s,存储深度2×32M×16bit(2个SDRAM),垂直分辨率14bit,可编程增益为1、2、5、10、100五个等级。 设计方案的确定
所属分类:
其它
发布日期:2021-01-20
文件大小:197632
提供者:
weixin_38577922
基于DSP的UPFC监控平台设计
为实时监控一台20kV·A的统一潮流控制器(UPFC)物理模型试验装置,满足研究在不同控制规律下UPFC动态性能和系统响应的需要,开发研制了基于DSP的多通道高性能同步数据采集监控系统。在TI高性能浮点数数字信号处理器的支持下,该系统能够以100kHz的速率对36路模拟量、64路开关量实现并行同步采样,并支持以4MB/s的速率通过PCI接口芯片将数据传送到主机内存;同时,提供8路继电器输出和RS-232串行通信接口用于控制UPFC模型试验系统的运行。基于Labwindows/CVI开发的平台应用
所属分类:
其它
发布日期:2021-01-12
文件大小:1048576
提供者:
weixin_38698403
«
1
2
3
4
»