您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 分布式系统设计

  2. 关于并行系统体系结构的一些东东
  3. 所属分类:专业指导

    • 发布日期:2007-11-12
    • 文件大小:1048576
    • 提供者:lingandhuizi
  1. 刀片服务器的虚拟无线电并行系统

  2. 刀片服务器的虚拟无线电并行系统刀片服务器的虚拟无线电并行系统
  3. 所属分类:专业指导

    • 发布日期:2010-05-23
    • 文件大小:372736
    • 提供者:superstar1103
  1. AIX5.2+HACMP 5.1主机并行系统安装配置

  2. AIX5.2+HACMP 5.1主机并行系统安装配置,内部资源
  3. 所属分类:群集服务

    • 发布日期:2011-03-11
    • 文件大小:264192
    • 提供者:guoyangpeng
  1. 一个最简单的多任务并行系统

  2. 一个最简单的多任务并行系统一个最简单的多任务并行系统一个最简单的多任务并行系统一个最简单的多任务并行系统一个最简单的多任务并行系统
  3. 所属分类:硬件开发

    • 发布日期:2011-08-22
    • 文件大小:19456
    • 提供者:liuchengan66
  1. 从单任务到多任务并行系统的演变

  2. 从单任务到多任务并行系统的演变从单任务到多任务并行系统的演变从单任务到多任务并行系统的演变从单任务到多任务并行系统的演变
  3. 所属分类:硬件开发

    • 发布日期:2011-08-22
    • 文件大小:117760
    • 提供者:liuchengan66
  1. 多DSP并行处理模件研究

  2. 本文主要研究了多DSP(Digital Signal Processor)并行处理系统的设计,涉及并行 处理系统的体系结构、数字信号处理芯片(DSP)在并行处理中的应用、信号处理算法 并行化的研究等等。本文对组成并行处理系统的三个要素:处理单元、并行处理机网 络结构、任务调度和并行算法进行了详细的论述。设计和实现采用由 TigerSHARC@DSP组成的分布式多处理器互联平台,在采用VDK RTOS(VisualDSP++Kernel Real-time Operator System)组成的
  3. 所属分类:专业指导

    • 发布日期:2011-09-07
    • 文件大小:1048576
    • 提供者:juanzhang0
  1. 多DSP并行处理模件研究

  2. 本文主要研究了多DSP(Digital Signal Processor)并行处理系统的设计,涉及并行 处理系统的体系结构、数字信号处理芯片(DSP)在并行处理中的应用、信号处理算法 并行化的研究等等。本文对组成并行处理系统的三个要素:处理单元、并行处理机网 络结构、任务调度和并行算法进行了详细的论述。设计和实现采用由 TigerSHARC@DSP组成的分布式多处理器互联平台,在采用VDK RTOS(VisualDSP++Kernel Real-time Operator System)组成的
  3. 所属分类:专业指导

    • 发布日期:2011-09-07
    • 文件大小:1048576
    • 提供者:juanzhang1982
  1. 基于多核处理器并行系统的任务调度算法.pdf

  2. 基于多核处理器并行系统的任务调度算法.pdf ,基于多核处理器并行系统的任务调度算法.pdf
  3. 所属分类:专业指导

    • 发布日期:2011-11-06
    • 文件大小:337920
    • 提供者:hsongjiang
  1. 基于多核处理器并行系统的任务调度算法.pdf

  2. 基于多核处理器并行系统的任务调度算法 清晰的讲解算法。
  3. 所属分类:其它

    • 发布日期:2011-11-14
    • 文件大小:461824
    • 提供者:icy_yes
  1. 面向CPU-GPU异构并行系统的编程模型与编译优化关键技术研究

  2. 随着超大规模集成电路技术的不断进步,单芯片上集成了越来越多的晶体管, 目前已达到10亿的量级。然而,受到CMOS工艺特征尺寸的限制,芯片的主频 在达到4GHz之后继续提升的空间有限,多核并行逐渐成为提升处理器计算性能, 同时也是充分利用丰富的片上资源的主要技术途径。4-8核的通用CPU目前已 成为市场主流,而一些专用的处理器如流处理器则包含数十到数百个处理核心。 本文选取目前非常流行也极具发展潜力的一种商用流处理器体系结构——GPU (Graphics Processing Unit)展开相关
  3. 所属分类:专业指导

    • 发布日期:2013-06-08
    • 文件大小:2097152
    • 提供者:xiaoxio006
  1. aix5.2+hacmp 5.1主机并行系统安装配置

  2. aix5.2+hacmp 5.1主机并行系统安装配置
  3. 所属分类:Java

    • 发布日期:2009-02-06
    • 文件大小:246784
    • 提供者:wei1111zhuo
  1. SHARC并行系统软件设计方法

  2. 本文针对这二种并行方式,分别给出了软件的设计方法和设计技巧,并且给出了针对ADSP2116X的程序实现。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:101376
    • 提供者:weixin_38735119
  1. DSP中的基于ADSP-TS201S的多DSP并行系统设计方法

  2. 在宽带雷达信号处理中,存在诸如回波采样率高、脉冲压缩(匹配滤波)运算量大、处理流程复杂、实时高分辨目标检测困难等一系列问题。为满足宽带雷达信号处理对处理速度和实时性的要求,提出一种基于4片ADSP-TS201S的DSP并行系统设计。通过分析比较3种ADSP-TS2 01S的并行处理结构,结合实际需求,采用外部总线共享与链路口混合耦合的多DSP并行处理系统方案。在设计中,利用FPGA实现数据传输和CPCI接口的逻辑控制。经验证,该系统具有运算能力强、片间通信灵活、并行处理效率高等优点。   1 系
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:171008
    • 提供者:weixin_38589795
  1. SHARC并行系统软件设计方法及其程序实现

  2. 不能认为将多个SHARC互相进行硬件连接就实现了并行处理。真正的并行处理应该是使互连的各个DSP能够协调工作,缩短系统处理的时间。这需要并行系统中SHARC间能完成数据流的传递。并行系统中各个SHARC间数据流的传递同数据处理同等重要。本文针对这二种并行方式,分别给出了软件的设计方法和设计技巧,并且给出了针对ADSP2116X的程序实现。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:116736
    • 提供者:weixin_38551938
  1. 基于ADSP-TS201S的多DSP并行系统设计

  2. 基于ADSP-TS201S的多DSP并行系统设计,摘要:为满足宽带雷达信号处理对处理速度和实时性的要求,提出一种基于4片ADSP-TS201S的DSP并行系统设计。通过分析比较3种ADSP-TS201S的并行处理结构,结合实际需求,采用外部总线共享与链路口混合耦合的多DSP并
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:184320
    • 提供者:weixin_38560107
  1. 嵌入式系统/ARM技术中的基于SHARC的并行系统设计

  2. 摘  要: 针对SHARC并行工作的二种方式,提出了软件设计时的设计方法和设计技巧,并给出了具体的程序实现?   随着数字信号处理(Digital Signal Processor,DSP)技术的发展,DSP已被广泛应用于雷达、通信等领域。虽然DSP经历了几代的发展,运算速度和能力都有了很大的提高,但在很多情况下,单片DSP已经不能满足实时处理的要求,必须寻求多片DSP并行处理的方案。   从系统结构出发可以将并行系统分为共享存储器并行系统和分布存储器并行系统。AD公司推出的SHARC系列D
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:123904
    • 提供者:weixin_38499503
  1. 电子测量中的应用基于FPGA 核心的新型结构对数字与模拟信号并行系统的测试

  2. 摘要:本文主要对基于 FPGA (现埸可编程门阵列)核心的SMC(同步及存储核心)混合信号测试仪器的新型结构作技术分析,并对其应用于数字与模拟信号并行系统的测试作介绍。 关键词:FPGA(现埸可编程门阵列)  同步及存储核心(SMC) 数字与模拟信号 子卡   数字化     前言-基于FPGA为核心的混合信号测试仪器的新型结构是适应新的挑战     与过去FPGA仅仅用作胶合逻辑不同的是,现在FPGA已经被用来实现主要的系统功能, FPGA的逻辑门数已达1千万,内核速度达到400
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:113664
    • 提供者:weixin_38659374
  1. 一种面向异构并行系统的最大功耗管理方法

  2. 一种面向异构并行系统的最大功耗管理方法
  3. 所属分类:其它

    • 发布日期:2021-03-24
    • 文件大小:2097152
    • 提供者:weixin_38678057
  1. PESC:基于MapReduce的用于聚类ECG流的并行系统

  2. PESC:基于MapReduce的用于聚类ECG流的并行系统
  3. 所属分类:其它

    • 发布日期:2021-03-16
    • 文件大小:1048576
    • 提供者:weixin_38745925
  1. 用蛀洞路由器ST_C104构造全互连多机并行系统

  2.  摘要:采用蛀洞路由机制是新型多计算机并行系统的重要特征,介绍用蛀洞路由器ST_C104构造全互连多机并行系统的方法并给出构造实例,证明它具有并行效率高、通信速度快、拓扑结构可变、扩展性强等特点。    近年来,在高性能并行计算机系统中,分布存储型的多计算机系统的研究与应用得到快速发展。MPP(MassivelyParallelProcessors)系统属于一种松散耦合的计算机系统,它一般由数十台至百台以上计算机结点和高速互连网络组成,由于没有共享内存,各结点之间通过互连网以消息传递的方式相互通
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:146432
    • 提供者:weixin_38537541
« 12 3 4 5 6 7 8 9 10 ... 50 »