您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP Bu ilder 实现M P3 音频解码中的IMDCT

  2. 文章主要讨论如何使用DSP Builder 来实现M P3 音频解码中的IMDCT。MDCT 和IMDCT 是2 种重 叠正交变换, 也是M PEG 音频标准中运算量最大的2 种运算, 主要应用在数字信号处理当中。采用正弦递归 循环公式, 实现IMDCT 的内核, 得到一种该变换的高效实现方法, 这种方法特别适合VL S I 的并行实现。 关键词:DSP Builder; 重叠正交变换; M P3 音频译码
  3. 所属分类:硬件开发

    • 发布日期:2009-05-19
    • 文件大小:219136
    • 提供者:li_yong_guang
  1. MP3 解码在数字信号处理芯片上的并行实现

  2. 由于MP3解码算法比较复杂,其中大多数运算是32 位的运算,但是一些数字信号处理(DSP) 芯 片只支持16 位的定点运算. 为了在支持16 位定点并行运算的数字信号处理(DSP) 芯片上并行实现MP3解码 程序,通过研究MP3定点解码程序中的运算特点和常用的支持16 位定点并行运算的数字信号处理(DSP) 芯 片的特点,提出了MP3解码程序中32 位的加法、减法和乘法运算在支持16 位运算的DSP上的并行实现方法. 实验表明,该算法充分利用了DSP芯片的并行功能,解码效果与参考C 代码解码效
  3. 所属分类:硬件开发

    • 发布日期:2009-05-19
    • 文件大小:160768
    • 提供者:li_yong_guang
  1. 在 OpenRISC 中实现 CRC32 并行计算

  2. 摘 要 随着 RISC CPU/DSP 处理速度的提高,使得使用微码程序来实现原来只有用 ASIC 才能实现的高速 通信链路上的数据适配和处理成为可能。该文介绍了一个开源的 RISC 处理器体系结构,并为了使之适用于通信 处理,在其中增加了一个 CRC32 的并行计算单元,用以支持用微码指令计算 CRC,并行计算宽度为 32 bits。对 所提的 CRC32 并行计算方法进行了详细阐述。 关键词 OpenRISC;RISC 引擎;CRC 并行算法
  3. 所属分类:硬件开发

    • 发布日期:2009-05-25
    • 文件大小:306176
    • 提供者:feisixiao
  1. 基于DSP的信号发生器的设计与实现.PDF

  2. 阐述了基于TMS320VC5402 DSP实现信号发生器的设计原理和实现方法,详细介绍了所设计的信号发生器的硬件电路结构和程序设计流程图。该信号发生器可以产生任意复杂的波形,且信号的幅度和频率全部由DSP程序控制,易于修改,弥补了通常信号发生器模式固定、波形不可编程以及精度低的不足。此外,还运用了DSP的外部并行16位FLASH引导装载设计方法,通过在线FLASH编程,使得所设计的DSP目标系统成为一个独立的脱机运行系统,灵活性大大增强,使用也更加方便。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:199680
    • 提供者:ljf012
  1. 半带并行FIR滤波器

  2. &VirtexTM-4 DSP48 Slice&'  FIR Virtex-4 &' *FIR&' * &' *&'  &' *RAM4FIRRAM3 FIR&' *&&am p; System
  3. 所属分类:硬件开发

    • 发布日期:2009-09-12
    • 文件大小:1048576
    • 提供者:shinco3006
  1. DSP接口电路设计与编程

  2. 内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:10485760
    • 提供者:menglimin
  1. 基于DSP的小波变换并行算法.pdf

  2. 采用DSP设计小波分析算法,思路清晰,具有很大的使用性
  3. 所属分类:硬件开发

    • 发布日期:2009-10-16
    • 文件大小:214016
    • 提供者:justall666
  1. 位平面双重并行分数位平面编码

  2. 位平面双重并行分数位平面编码位平面双重并行分数位平面编码
  3. 所属分类:硬件开发

    • 发布日期:2010-05-21
    • 文件大小:333824
    • 提供者:superstar1103
  1. 并行流水低存储的小波变换算法研究

  2. 并行流水低存储的小波变换算法研究并行流水低存储的小波变换算法研究
  3. 所属分类:其它

    • 发布日期:2010-05-21
    • 文件大小:3145728
    • 提供者:superstar1103
  1. JPEG2000全通道并行EBCOTTier1编码器结构设计

  2. JPEG2000全通道并行EBCOTTier1编码器结构设计JPEG2000全通道并行EBCOTTier1编码器结构设计
  3. 所属分类:硬件开发

    • 发布日期:2010-05-21
    • 文件大小:575488
    • 提供者:superstar1103
  1. 并行自适应码流PAoB图像编码算法

  2. 并行自适应码流PAoB图像编码算法并行自适应码流PAoB图像编码算法
  3. 所属分类:其它

    • 发布日期:2010-05-21
    • 文件大小:430080
    • 提供者:superstar1103
  1. 基于并行DSP模块的无线电测向系统设计

  2. 本文介绍了一种基于并行DSP模块,利用MUSIC算法实现无线电信号测向任务的系统设计方法。在软件无线电测向系统中针对MUSIC算法复杂,运算量大的特点,本文采用两片Analog Device公司的高性能数字信号处理器ADSP-TS201S构成并行多处理器模块并对软件算法做了简化改进。该技术具有精度高、处理信号方向精确等优点,在现代军事电子对抗领域具有广泛应用意义
  3. 所属分类:硬件开发

    • 发布日期:2010-09-08
    • 文件大小:150528
    • 提供者:dtldtl78
  1. 并行DSP 系统消息传递路由算法

  2. 并行DSP 系统消息传递路由算法 并行DSP 系统消息传递路由算法
  3. 所属分类:硬件开发

    • 发布日期:2010-11-27
    • 文件大小:364544
    • 提供者:mt619722122
  1. 一种基于DSP的并行信号处理系统的设计

  2. 本文讨论了一种恒虚警检测的并行处理系统的设计,选取通用并行DSP作为核心处理单元,通过高速数据通信口构成了松耦合的分布式并行系统,在处理单元数目较多的情况下获得了很高的性能。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:119808
    • 提供者:weixin_38547397
  1. 在DSP处理器上并行实现ATR算法

  2. 本文分别对在共享存储器多处理器并行系统、分布式多处理器并行系统和指令级并行DSP处理器上并行实现ATR算法进行了探讨。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:103424
    • 提供者:weixin_38637665
  1. 基于DSP的宽带雷达多片流水分段脉压处理平台设计

  2. 本文针对雷达回波的实时脉冲压缩处理,首先分析了频域脉压处理方法,介绍了分段脉压原理。然后研究了基于DSP的多片流水分段脉压设计,以某宽带雷达回波为例,提出了基于4片ADSP-TS101芯片的高性能并行DSP硬件处理平台设计。最后给出了硬件实现和实验结果。
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:378880
    • 提供者:weixin_38677936
  1. DSP中的TMS320C6000嵌入式系统优化编程的分析

  2. 嵌入式系统是指操作系统和功能软件集成于计算机硬件系统之中。简单的说就是系统的应用软件与系统的硬件一体化,类似与BIOS的工作方式。具有软件代码小,高度自动化,响应速度快等特点。特别适合于要求实时的和多任务的体系。本文分析了TMS320C6000的硬件设计和指令系统的特点,结合应用开发过程中遇到的问题,对这种高速并行DSP器件开发方法进行了总结。   1 TMS320C6000的硬件设计与指令系统   TMS320C6000系列DSP是TI公司最新推出的一种并行处理的数字信号处理器。它是基于TI的
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:134144
    • 提供者:weixin_38693476
  1. DSP中的使用数字信号处理器及软件套件提高电池性能

  2. 欧胜微电子有限公司日前发布了其前所未有的第一款完全可编程独立音频数字信号处理器(WM0010),以及一系列音效增强软件,是一个完全可自由设计的音频处理和控制系统,它包括先进的并行DSP处理,多层次的面板显示和控制选项,信号处理由两块24位并行SHARC处理芯片共同完成。           WM0010是通过与应用处理器前后协同工作,它将欧胜的低功耗音频协处理器与嵌入式系统软件、算法和软件支持整合在一起,使智能电话、平板电脑和电视的制造商能够集成他们自己的软件部件来构建个性化的音频解决方案,以
  3. 所属分类:其它

    • 发布日期:2020-11-02
    • 文件大小:69632
    • 提供者:weixin_38572115
  1. 单片机与DSP中的在DSP处理器上并行实现ATR算法

  2. 摘要:介绍了由DSP芯片构成的多处理器并行系统的结构和性能以及在多处理器并行系统上并行实现ATR算法需要考虑的要总是,着重研究了在指令级并行DSP处理器上实现ART算法的并行化软件开发方法,对ATR算法的实用化和工程化具有重要的参考价值。     关键词:DSP 自动目标识别(ATR) 并行算法 处理器 软件设计 自动目标识别(ATR)算法通常包括自动地对目标进行检测、跟踪、识别和选择攻击点等算法。战场环境的复杂性和目标类型的不断增长使ATR算法的运算量越来越大,因此ATR算法对微处理器的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:149504
    • 提供者:weixin_38606811
  1. 一种基于DSP的并行信号处理系统的设计

  2. 摘  要:讨论了一种并行信号处理系统,该系统采用高性能的并行DSP芯片作为处理单元,构成了分布式的并行结构,具有很强的可扩充性和灵活性。算法软件和数据传输软件的标准模块用汇编语言完成,以达到高效地实时处理;主程序用高级语言设计,可以方便地调用各标准软件模块,整个程序具备易修改、易维护的特点。        关键词:并行处理;数字信号处理器;恒虚警检测;杂波图        自数字计算机问世以来,计算机的处理能力已经增长了100k倍以上。然而,现有性能最高的计算机的计算能力仍远远不能满足人类对计
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:220160
    • 提供者:weixin_38632916
« 12 3 4 5 6 7 8 9 10 ... 39 »