您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 精彩编程与编程技巧-读取档案的建立时间及存取时间...

  2. 精彩编程与编程技巧-读取档案的建立时间及存取时间 ...
  3. 所属分类:专业指导

    • 发布日期:2009-10-10
    • 文件大小:3072
    • 提供者:gsc11111
  1. 局域网内建立时间同步

  2. 在windows系统建立ntp时间服务器(测试通过)
  3. 所属分类:C++

    • 发布日期:2010-08-27
    • 文件大小:105472
    • 提供者:zhych23
  1. 建立时间保持时间

  2. 建立时间保持时间 详细分析 图文并茂,通俗易懂
  3. 所属分类:硬件开发

    • 发布日期:2011-09-15
    • 文件大小:84992
    • 提供者:okokokzjx
  1. VB获取一个文件的建立时间

  2. VB获取一个文件的建立时间
  3. 所属分类:VB

    • 发布日期:2012-03-01
    • 文件大小:4096
    • 提供者:cblh028
  1. 运算放大器的建立时间

  2. 对于模拟设计是很好的参考。模拟设计中经常让人头疼的建立时间的估算问题得到了很好解决。
  3. 所属分类:其它

    • 发布日期:2013-04-21
    • 文件大小:60416
    • 提供者:majun_cr
  1. 修改系统文件建立时间软件

  2. 1.当自己安装软件出现文件时间超前等问题可以使用该软件来解决 2.安装需要解压
  3. 所属分类:其它

  1. eetop.cn_建立时间和保持时间

  2. 建立时间保持时间讲解。 数字IC系统设计中的关键问题研究.ppt
  3. 所属分类:专业指导

    • 发布日期:2013-08-10
    • 文件大小:1048576
    • 提供者:lx324310
  1. 建立时间和保持时间.ppt

  2. 建立时间和保持时间
  3. 所属分类:硬件开发

    • 发布日期:2020-04-18
    • 文件大小:319488
    • 提供者:qq_28873853
  1. 建立时间

  2. 建立时间是运放阶跃响应进入和停留在最终值的特定误差范围内的所需时间。它在一些应用中十分重要,例如驱动AD转换器,数字化的快速变化输入。但我们先超越这个定义看一看,聚焦在建立波形的特性上。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:53248
    • 提供者:weixin_38514523
  1. 时序分析之建立时间学习(一)

  2. 看了摩尔吧的关于时序分析的视频,对时序分析有了真正的理解。。。之前都不知道怎么分析时序分析,看完这视频后,有了大彻大悟的感觉。 时序分析的关键是保持时间和建立时间。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:182272
    • 提供者:weixin_38718434
  1. ADC时延和建立时间的区别

  2. 对于大多数 ADC 用户来说,“时延”和“建立时间”这两个术语有时可以互换。但对于 ADC 设计人员而言,他们非常清楚这两个术语的区别,以及这些现象将会如何影响您的应用电路。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:50176
    • 提供者:weixin_38749268
  1. 模拟技术中的精确测试运算放大器建立时间

  2. 用于测试运算放大器建立时间的基本设备包括:一个高品质(且昂贵)的“平顶”脉冲发生器用作DUT的输入;一个DUT测试夹具,在运算放大器插口电源引脚处具有电源和旁路电容;以及一个示波器,用于处理和显示测试输出。   适当使用包含磁簧开关的脉冲发生器可以实现同样的结果。   建立时间测试要求平坦波形输入,因为在其大部分频率范围内,运算放大器作为积分器工作。因此,其误差信号输出是输入信号的衍生物。一个理想方波输入的衍生物由每个边沿跃迁处的脉冲和其余部分的零组成。输入方波中的任何偏差都出现在误差信号中
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:159744
    • 提供者:weixin_38654589
  1. 模拟技术中的精确测量ADC驱动电路建立时间

  2. 引言   许多现代数据采集系统均是由高速和高精度ADC组成的。由于其低成本和低功耗,基于CMOS开关型电容器的ADC通常被用于此类设计中。ADC使用一个无缓冲前端,直接耦合至采样网络。为了有效地最小化噪声和信号失真,需使用一款高速、低噪声和低失真的运算放大器来驱动该ADC。为了使失真最小化,将运算放大器输出在ADC采集时间内调节到理想的精度是非常重要的。通常,运算放大器建立时间是根据产品说明书中规定的频率响应时间计算得出的,也可以通过具有精度限制功能的示波器对输出进行测量得出,有时需要将运算放
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:132096
    • 提供者:weixin_38677255
  1. 模拟技术中的德州仪器(TI)推出最佳建立时间的16通道24位ADC

  2. 德州仪器(TI)宣布推出一款来自Burr-Brown产品线的16通道24位模数转换器(ADC),该产品拥有23.7kSPS的据称业界最高通道周期率以及42us的最低时延。ADS1258采用TI高性能、高精度的混合信号CMOS技术制造工艺,适用于设备与系统监控、数据采集、医疗、航空电子、测试测量、仪表以及工业过程控制等多通道应用。  ADS1258提供了固定通道(125kSPS 的数据速率)或自动通道扫描(23.7kSPS的数据速率)模式,有效分辨率达20位。针对大多数Δ-Σ转换器而言,只有在切换
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:61440
    • 提供者:weixin_38610573
  1. 元器件应用中的TI推出最佳建立时间的16通道24位ADC..

  2. 通道周期率以及42us的最低时延。ADS1258采用TI高性能、高精度的混合信号CMOS技术制造工艺,适用于设备与系统监控、数据采集、医疗、航空电子、测试测量、仪表以及工业过程控制等多通道应用。     ADS1258提供了固定通道(125kSPS 的数据速率)或自动通道扫描(23.7kSPS的数据速率)模式,有效分辨率达20位。针对大多数Δ-Σ转换器而言,只有在切换输入通道后进行若干次读取,才能实现数据建立。而 ADS1258 则在获得每个新通道数据时就实现了完全的数据建立,消除了过去存在的问
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:60416
    • 提供者:weixin_38698539
  1. 模拟技术中的TI推出最佳建立时间的16通道24位ADC

  2. 日前,德州仪器(TI)宣布推出一款来自Burr-Brown产品线的16通道24位模数转换器(ADC),该产品拥有23.7kSPS的据称业界最高通道周期率以及42us的最低时延。ADS1258采用TI高性能、高精度的混合信号CMOS技术制造工艺,适用于设备与系统监控、数据采集、医疗、航空电子、测试测量、仪表以及工业过程控制等多通道应用。    ADS1258提供了固定通道(125kSPS 的数据速率)或自动通道扫描(23.7kSPS的数据速率)模式,有效分辨率达20位。针对大多数Δ-Σ转换器而言,
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:61440
    • 提供者:weixin_38563552
  1. Fermitools-build-deps:Fermitools-conda的建立时间依赖性-源码

  2. Fermitools-build-deps:Fermitools-conda的建立时间依赖性
  3. 所属分类:其它

    • 发布日期:2021-03-20
    • 文件大小:2048
    • 提供者:weixin_42131890
  1. 预测链接及其建立时间:基于路径的方法

  2. 预测链接及其建立时间:基于路径的方法
  3. 所属分类:其它

    • 发布日期:2021-03-16
    • 文件大小:377856
    • 提供者:weixin_38701156
  1. FPGA建立时间和保持时间详解

  2. 时钟是FPGA设计中重要的信号,FPGA系统内大部分器件的动作都是在时钟的上升沿或者下降沿进行。无论是在输入,输出或是寄存器与寄存器之间,只要设计到时钟上升沿或者下降沿的采样,就会提到建立时间(setup TIme) 和保持时间(hold TIme) 。   建立时间(Tsu:set up TIme)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳定的打入触发器;保持时间(Th:hold TIme)是指数据稳定后保持的时间,如果保持时
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:93184
    • 提供者:weixin_38660359
  1. PCB传输线建立时间、保持时间、建立时间裕量和保持时间裕量

  2. 信号经过传输线到达接收端之后,就牵涉到建立时间和保持时间这两个时序参数,它们表征了时钟边沿触发前后数据需要在锁存器的输入持续时间,是接收器本身的特性。简而言之,时钟边沿触发前,要求数据必须存在一段时间,这就是器件需要的建立时间;而时钟边沿触发后,数据也必须保持一段时间,以便能够稳定读取,这就是器件需要的保持时间。如果数据信号在时钟边沿触发前后持续的时间分别超过建立时间和保持时间,那么这部分超过的分量分别称为建立时间裕量和保持时间裕量。   以常见的触发器为例来分析其基本时序参数:建立时间、保持
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:77824
    • 提供者:weixin_38625442
« 12 3 4 5 6 7 8 9 10 ... 50 »