您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 异步通信起始位正确检测的VHDL实现

  2. 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:158720
    • 提供者:weixin_38744375
  1. EDA/PLD中的异步通信起始位正确检测的VHDL实现

  2. 摘要: 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。     关健词: 异步数据;UART;FPGA/CPLD;VHDL    概述   随着电子设计自动化(EDA)技术的发展,可编程逻辑器件FPGA/CPLD已经在许多方面得到了广泛应用,而UART(通用异步收发器) 是在数字通信和控制系统中广泛使用的串行数据传输协议。因此越来越多用户根据自己的需要,以EDA技术作为
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:79872
    • 提供者:weixin_38621638
  1. 异步通信起始位正确检测的VHDL实现

  2. 摘要: 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。     关健词: 异步数据;UART;FPGA/CPLD;VHDL    概述   随着电子设计自动化(EDA)技术的发展,可编程逻辑器件FPGA/CPLD已经在许多方面得到了广泛应用,而UART(通用异步收发器) 是在数字通信和控制系统中广泛使用的串行数据传输协议。因此越来越多用户根据自己的需要,以EDA技术作为
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:78848
    • 提供者:weixin_38526650