您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的快速除法算法设计与实现

  2. 基于FPGA的快速除法算法设计与实现 介绍了一种新的除法算法,非常不错有参考价值。
  3. 所属分类:其它

    • 发布日期:2009-05-16
    • 文件大小:498688
    • 提供者:zgf841122
  1. HugeCalc 超大整数完全精度快速计算器/算法库 V7.0.0.0

  2. HugeCalc 是一款高精度算法库(同时支持 MBCS + UNICODE 版),适合于大规模科学计算,尤其适用于数论、密码学等领域研究,其核心算法耗费作者十余年的心血。具有占用资源少、效率高、使用便捷、易二次开发、可移植性强、可扩展性好等特点。关键文件 HugeCalc.dll 虽然很小,却提供了公共函数接口 709 个(标准C++接口 473 个;标准C接口 236 个),且其计算速度完全可与大型专业数学工具软件媲美! 现已提供了如下功能: ⊙ 高精度快速加法 ⊙ 高精度快速减法 ⊙
  3. 所属分类:其它

    • 发布日期:2007-08-19
    • 文件大小:1048576
    • 提供者:gxqcn
  1. HugeCalc 超大整数完全精度快速计算器/算法库 V7.0.1.0

  2. HugeCalc 是一款高精度算法库(同时支持 MBCS + UNICODE 版),适合于大规模科学计算,尤其适用于数论、密码学等领域研究,其核心算法耗费作者十余年的心血。具有占用资源少、效率高、使用便捷、易二次开发、可移植性强、可扩展性好等特点。关键文件 HugeCalc.dll 虽然很小,却提供了公共函数接口 709 个(标准C++接口 473 个;标准C接口 236 个),且其计算速度完全可与大型专业数学工具软件媲美! 现已提供了如下功能: ⊙ 高精度快速加法 ⊙ 高精度快速减法 ⊙ 高
  3. 所属分类:其它

    • 发布日期:2007-09-09
    • 文件大小:1048576
    • 提供者:gxqcn
  1. 单片机浮点数的实用快速除法

  2. 在较为复杂的单片机系统中! 为扩大取值范围! 实现复杂的计算和控制! 一般都要涉及浮点数的运 算" 而一般单片机是没有浮点数运算指令的! 必须自 行编制相应软件" 在进行除法计算时! 通常使用的方 法是比较除法+ ! , ! 即利用循环移位和减法操作来得到 *- . (* 位商! 效率很低" 有些文献给出了一些改进方 法# * $ ! 但思路不清晰! 很难推广使用" 这里给出一种 浮点数除法运算的实用快速算法" 该方法以数值计算 中的预估/ 修正方法为指导! 充分利用了%0 位单片机 的乘除法
  3. 所属分类:硬件开发

    • 发布日期:2010-10-27
    • 文件大小:72704
    • 提供者:feiniao200201
  1. FPGA快速除法算法与实现

  2. 本文提出了一种基于Taylor展开与小规模查找表的除法算 法,将一次除法变为两次乘法操作和一张较小的查找表,在精度允许的范围内可提高运算速度。该方法可用FPGA 来实现,具备一定的应用参考价值。此外,本文的设计思路可以推广到其它的一些函数运算(如求平方根)中。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-05
    • 文件大小:498688
    • 提供者:zyiikobe
  1. TMS320F28335的快速浮点运算库

  2. 好不容易下载下来了,拿来分享吧。 28335系列DSP的专用快速浮点运算库,能大幅提高浮点除法、三角函数、求根函数等浮点运算的计算速度,非常有效。
  3. 所属分类:硬件开发

    • 发布日期:2012-04-28
    • 文件大小:437248
    • 提供者:shayslmc
  1. 在FPGA中实现高精度快速除法

  2. 介绍FPGA中高精度除法运算的实现方法,给出实现高精度除法运算的VHDL源程序;实现了除数为任意八位二进制的除法,其精度可达到小数点后1 6位。
  3. 所属分类:硬件开发

  1. 快速高精度除法算法的 的的 的 FPGA 实现

  2. 为在现场可编程门阵列(FPGA)中实现快速高精度除法,在传统的倒数除法的基础上,提出一种改进算法。对倒数求解采用泰勒级 数展开结合优化搜索逼近,求出各个分区间内的拟合一次两项式,再通过一次牛顿迭代提高精度。时序仿真结果表明,以该算法构建的除 法器易于在 FPGA 上实现,时延仅为 6 个时钟周期,能达到 2 -34 的有效精度和 86.95 MHz 的工作频率。
  3. 所属分类:硬件开发

    • 发布日期:2014-08-06
    • 文件大小:268288
    • 提供者:wb2009_happy
  1. 基于FPGA的快速除法算法设计与实现

  2. 介绍了一种新的除法算法,该算法利用Taylor展开公式的近似,采用两次乘法操作和一张较小的查找表。整个算法采用verilog语言描叙,设计灵活,实现简单。
  3. 所属分类:其它

    • 发布日期:2009-02-17
    • 文件大小:266240
    • 提供者:gaoylstone
  1. 在FPGA中实现高精度快速除法.part1

  2. 在FPGA中实现高精度快速除法,内含方案描述和实现源码。
  3. 所属分类:其它

    • 发布日期:2018-06-06
    • 文件大小:199680
    • 提供者:azhw418219
  1. 基于FPGA的快速除法算法设计与实现

  2. 基于FPGA的快速除法算法设计与实现 介绍了一种新的除法算法,非常不错有参考价值。
  3. 所属分类:其它

    • 发布日期:2020-03-13
    • 文件大小:411648
    • 提供者:leerowa
  1. 基于FPGA的快速除法算法设计与实现

  2. 基于FPGA的快速除法算法设计与实现 介绍了一种新的除法算法,非常不错有参考价值。 基于FPGA的快速除法算法设计与实现 介绍了一种新的除法算法,非常不错有参考价值。
  3. 所属分类:其它

    • 发布日期:2020-02-08
    • 文件大小:411648
    • 提供者:zhang1987110
  1. 快速模除求余算法

  2. 快速模除求余算法,李联林,,在通常情况下教科书中有关除法方式的讨论,是在两个整数之间进行的,而且复杂度都是大于O(n)的等级。但是在实际的应用中,除法计�
  3. 所属分类:其它

    • 发布日期:2019-12-28
    • 文件大小:439296
    • 提供者:weixin_38737630
  1. 快速正弦函数的完整实现

  2. 没有用函数库,自己写的正余弦函数实现,速度较快,可应于没有库支持的地方用。考虑了-pi、pi以外的情况,给完善一下。为了提高运算速度,将浮点除法运算转成了整形。
  3. 所属分类:C

    • 发布日期:2020-07-23
    • 文件大小:907
    • 提供者:yjukh
  1. 单片机浮点数的实用快速降法

  2. 本文介绍一种在8096/96系列单片机上实现的单精度浮点数快速除法。该算法采用了预估一修正的数值计算方法,并充分利用了16位CPU中的乘除法指令,计算速度快、精度高,有很强的实用性。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:72704
    • 提供者:weixin_38557370
  1. DSP中的单片机浮点数的实用快速除法介绍

  2. 作为单片机程序员来说,在编写程序时经常要检验程序中的浮点数运算结果是否正确,但手中又没有合适的检验工具,非常麻烦。而一般单片机是没有浮点数运算指令的,必须自行编制相应软件。在进行除法计算时,通常使用的方法是比较除法,即利用循环移位和减法操作来得到24~32位商,效率很低。这里给出一种浮点数除法运算的实用快速算法。该方法以数值计算中的预估-修正方法为指导,充分利用了16位单片机的乘除法功能,很轻易地实现了浮点数的除法。   1 浮点数格式   IEEE的浮点数标准规定了单精度(4字节)、双精度(8
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:211968
    • 提供者:weixin_38603924
  1. 疲劳驾驶视频监测中的快速人脸定位方法

  2. 为了满足基于计算机视觉的疲劳驾驶监测中眼睛定位的实时性和准确性的需要,提出了疲劳驾驶视频监测背景下的快速人脸定位方法。依据疲劳驾驶监测中获取的视频背景相对固定的特点,将背景减除法引入到驾驶员人脸检测当中,与灰度投影法相结合实现快速人脸定位。实验表明此方法快速、有效,且对光照变化以及驾驶员人脸姿态的变化具有较好的鲁棒性。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:208896
    • 提供者:weixin_38653296
  1. 快速直接DCT实现

  2. DCT的对称属性已经被Byeong Lee[141]用来构造类似FFT的DCT算法。由于其与radix-2 Cooley-Tukey FFT的相似性,所以最终的算法称为快速DOT或简称FCT。换句话说,就是快速DCT算法可以用矩阵结构开发[142]。由于DCT是正交变换,所以可以通过转置逆DCT(IDCT)得到DCT。IDCT-Ⅱ型有:   重复这一过程就可以进一步分解DCT。给出的(6.62)与radix-2 FFT旋转因子之间的比较表明,除法对FCT似乎是必要的。所以旋转因子1/(2C
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:203776
    • 提供者:weixin_38697444
  1. RFID技术中的基于DDS的快速跳频频率合成器的设计

  2. 摘要:介绍了直接数字频率合成(DDS)技术的工作原理及特点,并给出了基于DDS设计快速跳频频率合成器的方案。 关键词:跳频 DDS AD9952 SPI跳频通信是扩频通信的一种主要形式。由于其具有抗干扰、抗截获的能力,并能做到频谱资源共享,在当前军事抗干扰通信系统中被广泛应用。跳频通信系统的一项重要参数是频率的跳变速度。它在很多程度上决定了跳频通信系统抗跟踪式干扰的能力,这一点在电子对抗中尤为重要。因此,快速跳频频率合成器的设计就成为跳频通信的关键之一。目前频率合成主有三种方法:直接模拟合
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:93184
    • 提供者:weixin_38661852
  1. fastmod:一个CC ++头文件,用于在64位硬件上进行快速的32位除法运算(和除数测试)-源码

  2. Fastmod 头文件,用于在64位硬件上快速进行32位除法。 多快? 比您的编译器能做到的快! 如果除数在编译时是已知的,则编译器可以巧妙地用乘法和移位替换除法。 在哈希基准测试中,我们的简单C代码可以击败最新的英特尔处理器(Skylake)上最先进的编译器(例如LLVM clang,GNU GCC)。 进一步阅读: ,软件:实践和经验49(6),2019。 用法 我们支持所有主要的编译器(LLVM的clang,GNU GCC,Visual Studio)。 Visual Studi
  3. 所属分类:其它

    • 发布日期:2021-02-21
    • 文件大小:81920
    • 提供者:weixin_42168555
« 12 3 4 5 6 7 8 »