点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 抗ESD
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
PCB的设计方法和抗ESD设计规则.pdf
在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理, 以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生 的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
专业指导
发布日期:2010-05-21
文件大小:214016
提供者:
xayaya
抗ESD 设计规则
详细介绍了ESD特性,以及ESD在设计中如何避免,消除隐患
所属分类:
硬件开发
发布日期:2011-09-23
文件大小:201728
提供者:
kkk_boy
电子设备中的抗ESD设计规则
电子设备中的抗ESD设计规则 在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理,以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
电信
发布日期:2012-09-15
文件大小:49152
提供者:
favinfeng
抗ESD设计规则
抗ESD 设计规则遵循的一般原则,多参考才能多收获,分享给大家。
所属分类:
硬件开发
发布日期:2014-08-05
文件大小:201728
提供者:
wenlong0601
PCB中抗ESD的设计
这是我看到的关于防ESD设计的最全最好的文章,上传给大家分享一下
所属分类:
硬件开发
发布日期:2014-10-09
文件大小:778240
提供者:
hunter8902
电子设备中电路板布局、布线和安装的抗ESD设计规则
电子设备中电路板布局、布线和安装的抗ESD设计规则
所属分类:
专业指导
发布日期:2009-03-11
文件大小:54272
提供者:
ratterbaby
9.电子元器件抗ESD操作基础.rar
9.电子元器件抗ESD操作基础
所属分类:
硬件开发
发布日期:2019-07-30
文件大小:1048576
提供者:
qq_39777113
加入抗ESD算法的代码.rar
加入抗ESD算法的代码.rar
所属分类:
其它
发布日期:2020-06-24
文件大小:741376
提供者:
LANSE123
电子设备中抗 ESD设计规则
在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理,以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
其它
发布日期:2020-07-22
文件大小:142336
提供者:
weixin_38732740
电子设备中电路板布局、布线和安装的抗ESD设计规则
在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理,以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
其它
发布日期:2020-07-21
文件大小:143360
提供者:
weixin_38735182
PCB中抗ESD的设计
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。合理的PCB 设计可以减少故障检查及返工所带来的不必要成本。文章从分层、恰当的布局布线和安装等方面介绍了PCB 中的抗ESD 设计。
所属分类:
其它
发布日期:2020-07-21
文件大小:102400
提供者:
weixin_38562626
PCB板设计时抗ESD的方法大全
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
所属分类:
其它
发布日期:2020-07-18
文件大小:79872
提供者:
weixin_38682279
解析PCB板设计中抗ESD的常见防范措施
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。
所属分类:
其它
发布日期:2020-07-18
文件大小:79872
提供者:
weixin_38723691
浅谈设计PCB时抗ESD的方法
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。
所属分类:
其它
发布日期:2020-08-29
文件大小:80896
提供者:
weixin_38697940
PCB技术中的解析PCB板设计中抗ESD的常见防范措施
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线
所属分类:
其它
发布日期:2020-10-15
文件大小:83968
提供者:
weixin_38650379
PCB技术中的在PCB板的设计当中抗ESD的方法与分析
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能
所属分类:
其它
发布日期:2020-11-12
文件大小:81920
提供者:
weixin_38743481
PCB技术中的设计PCB时抗ESD的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很
所属分类:
其它
发布日期:2020-12-13
文件大小:79872
提供者:
weixin_38655987
在PCB板的设计当中抗ESD的方法与分析
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能
所属分类:
其它
发布日期:2021-01-19
文件大小:80896
提供者:
weixin_38576045
解析PCB板设计中抗ESD的常见防范措施
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线
所属分类:
其它
发布日期:2021-01-19
文件大小:79872
提供者:
weixin_38590567
全面总结PCB板设计中抗ESD的常见方法和措施
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放()对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在板的设计当中,可以通过分层、恰当的布局布线和安装实现的抗设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整布局布线,能够很好地防范。以下是一些常见的防范
所属分类:
其它
发布日期:2021-01-19
文件大小:79872
提供者:
weixin_38586118
«
1
2
3
4
5
6
7
8
»