您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 多功能数字钟----数字电路实验报告

  2. 多功能数字钟 【摘 要】数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。 数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置
  3. 所属分类:专业指导

    • 发布日期:2009-05-18
    • 文件大小:698368
    • 提供者:jayzf0503
  1. 数字系统综合设计 eda 模拟中央人民广播电台报时电路

  2. 模拟中央人民广播电台报时电路 1、实验要求: 1.1 计时器运行到59分49秒开始报时,每鸣叫1s就停叫1s,共鸣叫6响;前5响为低音,频率为750HZ,最后1响为高音,频率为1KHz; 1.2要有分秒显示
  3. 所属分类:专业指导

    • 发布日期:2009-06-08
    • 文件大小:139264
    • 提供者:alangdangjia
  1. 多功能数字钟----数字电路实验报告

  2. 1、用中规模集成电路设计一个数字钟的计数,译码,显示电路。 2、设计六十进制的秒计数器和分计数电路。 3、时计数器采用二十四进制,从00开始计数到23后再回到00。 4、设计校时装置,能对时分秒分别校正。 5、设计整点报时电路。
  3. 所属分类:专业指导

    • 发布日期:2009-06-09
    • 文件大小:698368
    • 提供者:goodmanfreesky
  1. 数字电子钟逻辑电路设计.doc

  2. 目录 一、设计简介•••••••••••••••••••••••••••••••••••••••••••••••••••••••••2 二、设计任务•••••••••••••••••••••••••••••••••••••••••••••••••••••••••3 三、数字钟实物图•••••••••••••••••••••••••••••••••••••••••••••••••••••4 四、各组成单元的电路及工作原理••••••••••••••••••••••••••••••••••••••
  3. 所属分类:专业指导

    • 发布日期:2009-06-10
    • 文件大小:372736
    • 提供者:zihuanglaiye
  1. 数字电路小系统设计实验

  2. 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能,在定时控制、定时检测等方面也有广泛应用。
  3. 所属分类:专业指导

    • 发布日期:2009-06-23
    • 文件大小:492544
    • 提供者:fokocwz
  1. 数字电路数字钟课程设计

  2. 用中、小规模集成电路设计一台能显示时、分、秒的数字电子钟,要求如下: 1. 产生1Hz标准秒信号。 2. 秒、分为00~59六十进制计数器。 3. 时为00~11十二进制计数器。 4. 可手动校时:能分别进行秒、分、时校时。只要将开关置于手动位置,可分别对秒、分、时进行手动脉冲输入调整或连续脉冲输入的校正。 5.报时电路。报时电路要求在到达自己的学号时实行报时。
  3. 所属分类:嵌入式

    • 发布日期:2009-07-14
    • 文件大小:2097152
    • 提供者:Jerrfy
  1. vhdl 模拟中央人民广播电台报时电路

  2. 模拟中央人民广播电台报时电路 ,.1 计时器运行到59分49秒开始报时,每鸣叫1s就停叫1s,共鸣叫6响;前5响为低音,频率为750HZ,最后1响为高音,频率为1KHz; 1.2要有分秒显示
  3. 所属分类:专业指导

    • 发布日期:2009-09-06
    • 文件大小:139264
    • 提供者:kukulangma001
  1. 数字电路课程设计---数字钟设计

  2. 这个数字电路课程设计主要是对数字钟的设计,实现24小时制,整点报时的功能。包括实验报告
  3. 所属分类:专业指导

    • 发布日期:2009-09-11
    • 文件大小:319488
    • 提供者:lujiyong
  1. 数字电路课程设计 数字钟电路设计

  2.  计时功能 要求准确计时,以数字形式显示时、分、秒的时间。小时的计时要求为“12翻1”,分和秒的计时要求为60进位。  校时功能 当数字钟接通电源或者计时出现误差时,需要校正时间(简称校时)。校时是数字钟应具备的基本功能,一般电子手表都具有时、分、秒等校时功能。为使电路简单,这里只进行分和小时的校时。对校时电路的要求是:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式有“快校时”和“慢校时”两种。“快校时”是通过开关控制,使计数器对1Hz的校时脉冲计数 。“
  3. 所属分类:专业指导

  1. 数字电子钟的设计(详细设计过程和电路图)

  2. 设计一个采用数字电路实现,对时,分,秒.数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能和报时功能的数字电子钟。电路主要采用中规模集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、整电报时模块、校时模块等部分组成。采用电池作电源,采用低功耗的芯片及液晶显示器,发生器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器采用同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74
  3. 所属分类:嵌入式

    • 发布日期:2010-02-23
    • 文件大小:1048576
    • 提供者:richardrich
  1. 数字钟数字电子课程设计(设计过程+原理+电路+元件清单)

  2. 包含秒脉冲电路,计时电路,译码和显示电路,调时调分控制电路,整点报时电路,清零控制电路等设计原理与电路。数字钟能实现准确计时,并显示时,分,秒,而且可以方便,准确的对时间进行调节。在此基础上,还可以实现整点报时的功能。
  3. 所属分类:专业指导

    • 发布日期:2010-03-12
    • 文件大小:330752
    • 提供者:wohoho00000
  1. 数字钟的设计(包括校对报时功能)

  2. 大二做的数字电路的课程设计,数字钟电路6个数码管显示时分秒,还有校对报时功能。欢迎大家下载~~
  3. 所属分类:专业指导

  1. 基于单片机的自动报时系统的设计

  2. 本设计是利用单片机原理设计的自动报时系统。其中,自动报时系统以AT89C51单片机为核心,采用4个独立式按键来调整时间和设置闹铃,用共阴极动态六段LED动态显示来显示时间,计时方案采用时钟芯片DS1302。以8路反向动态缓冲器74LS240作为LED的动态扫描的段码控制驱动信号,用P2.0—2.5外接一片集电极开路反向门电路7406(OC门)做6位LED的位选信号驱动口,6个数码管的8根段选线分别接74LS240的输出,LED共阴极端与7406的输出端相连,从左到右依次来显示时,分,秒。
  3. 所属分类:硬件开发

  1. 数字电路技术EDA课程设计

  2. 数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和一些显示星期、报时、停电查看时间等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”,“星期”计数器、校时电路、报时电路和振荡器组成。干电路系统由秒信号发生器、“时、分、秒、星期”计数器、译码器及显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将
  3. 所属分类:专业指导

    • 发布日期:2010-04-28
    • 文件大小:519168
    • 提供者:xl77777777
  1. 数字钟设计 计数器

  2. 电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路组成。
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:302080
    • 提供者:youleier555
  1. WCDMA终端射频电路设计

  2. 当M~ni一个世纪前展示无线电报时就预示了工业的重大转折点产生。百多年来, 无线传输技术允许人们可以不使用任何物理连接进行通信。半导体技术的进步让许多在 世界各地的公众同时通话成为了现实。现在,移动用户的数量急剧增加,数据通信和多 媒体业务也随之增加。于是,下一代无线移动通信系统对新技术的需求更加迫切,实现 无所不在的、高质量的、高数据传输速度的、高移动速率的、低功耗的无线移动多媒体 传输成了目标。 从20世纪70年代起,移动通信技术发生了重大变化,移动通信技术发展到以蜂窝 车载电话为标志的公
  3. 所属分类:网络基础

    • 发布日期:2010-10-26
    • 文件大小:4194304
    • 提供者:shengchaoyun
  1. 数字电路时钟电路设计电路图

  2. 时钟电路设计电路图 带报时机制的24小时制时钟电路
  3. 所属分类:专业指导

    • 发布日期:2011-04-23
    • 文件大小:250880
    • 提供者:yxiaoge
  1. 数字逻辑电路设计

  2. 数字电路课程设计的报告,包括部分代码和截图 设计目的 学会应用数字方法设计电路 进一步提高maxplus2软件的应用能力 培养学生实践的综合实力 二、设计方案 用maxplus2软件设计多功能数字钟,采用层次化的设计方法,底层使用VHDL语言设计各模块的功能,然后使用画图方法设计顶层。 设计中包括计时,校时,整点闹铃,闹钟4大模块 计时模块:用VHDL语言设计24进制计时、60进制计分、60进制计秒模块,秒的进位为分的计数脉冲,分的进位为时的计数脉冲,按键MM选择六选一多路选择器动态输出,频率
  3. 所属分类:C/C++

    • 发布日期:2011-11-26
    • 文件大小:436224
    • 提供者:j985674981
  1. 数字电路课程设计之数字钟

  2. 本作品主要是利用计数器来实现分时秒,报时功能,以及调时功能,还仿真文件。希望能帮助你度过课设。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-23
    • 文件大小:2097152
    • 提供者:tianxin121653
  1. 多功能数字钟电路--数电课程设计

  2. 一. 设计内容: 1、 准确计时,以数字形式显示时、分、秒的时间; 2、 小时计时要求“24翻1”,分和秒的计时为60进制。 3、 可手动较正:能进行时、分、秒的时间校正,只要将开关置于手动位置,可对时、分、秒进行手动脉冲输入调整或连续脉冲输入的校正。 4、 整点报时:整点报时电路要求在每个整点前鸣叫5次低音(500HZ),整点时再鸣叫1次高音(1000HZ)。 5、 其他功能(任选) 二、设计要求: 1、思路清晰,给出整体设计框图和总电路图; 2、单元电路设计,给出具体设计思路和电路; 3、
  3. 所属分类:专业指导

    • 发布日期:2012-01-22
    • 文件大小:1048576
    • 提供者:sblyygy
« 12 3 4 5 6 7 8 9 10 »