您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 指令级并行处理历史Instruction-level parallel processing history

  2. Instruction-level parallel processing history, overview, and perspective.pdf 指令级并行处理历史
  3. 所属分类:专业指导

    • 发布日期:2009-05-04
    • 文件大小:3145728
    • 提供者:keminlau
  1. 保证Java精确异常的指令调度技术

  2. Java语言的精确异常要求和Java程序中频繁出现的异常检测严重阻碍或限制了指令调度在Java本地代码编译中的应用,从而减少了代码的指令级并行度。提出的算法可以使指令调度打破Java精确异常要求,能最大程度地发挥作用,并在有效提高代码执行效率的同时确保精确异常要求在异常发生时不被破坏。实验结果证明该算法的有效性和正确性
  3. 所属分类:Java

    • 发布日期:2009-08-07
    • 文件大小:290816
    • 提供者:xinfeng802
  1. 保证Java精确异常的指令调度技术

  2. Java语言的精确异常要求和Java程序中频繁出现的异常检测严重阻碍或限制了指令调度在Java本地代码编译中的应用,从而减少了代码的指令级并行度。提出的算法可以使指令调度打破Java精确异常要求,能最大程度地发挥作用,并在有效提高代码执行效率的同时确保精确异常要求在异常发生时不被破坏。实验结果证明该算法的有效性和正确性
  3. 所属分类:Java

    • 发布日期:2009-08-07
    • 文件大小:290816
    • 提供者:xinfeng802
  1. 计算机体系结构试题及答案

  2. 第一章 计算机体系结构的基本概念 1.1 引论 1.2 计算机体系结构的概念 1.2.1 计算机系统中的层次概念 1.2.2 计算机体系结构 1.2.3 计算机组成和计算机实现技术 1.3 计算机体系结构的发展 1.3.1 存储程序计算机体系结构及其发展 1.3.2 计算机的分代和分型 1.3.3 应用需求的发展 1.3.4 计算机实现技术的发展 1.3. 5 体系结构的生命周期 1.4 计算机体系结构中并行性的发展 1.4.1并行性概念 1.4.2 提高并行性的技术途径 1.5 定量分析技术
  3. 所属分类:网络基础

    • 发布日期:2009-11-18
    • 文件大小:46080
    • 提供者:alifensss
  1. 计算机系统结构课后答案

  2. 第1章 计算机系统结构的基本概念;第2章 指令集结构的分类;第3章 流水线技术;第4章 指令级并行;第5章 存储层次;第6章输入输出系统;第7章 互连网络...
  3. 所属分类:网络基础

    • 发布日期:2010-06-14
    • 文件大小:1048576
    • 提供者:hbhbq123
  1. 计算机系统结构-量化研究方法

  2. 本书系统而全面地介绍了计算机系统的设计基础、指令集系统结构、流水线和指令级并行技术、层次化存储系统与存储设备、互连网络以及多处理器系统等重要内容。对计算机系统结构的论述主要以较流行的64 位MIPS结构为基础,通过量化分析的方法进行。本书内容丰富全面,既介绍了当今计算机系统结构的最新研究成果,也引述了大量有影响的计算机系统设计开发方面的实践经验。全书编排层次合理,叙述由浅入深。各章结尾还附有大量的习题和参考文献。 本书既可以作为高等院校计算机专业高年级学生和研究生学习“计算机系统结构”、“计算
  3. 所属分类:网络基础

    • 发布日期:2010-06-28
    • 文件大小:3145728
    • 提供者:faithland
  1. Paramon机群应用性能监控软件1.2.1

  2. Paramon软件介绍:   Paramon软件应用在高性能计算、云计算领域,对大规模应用软件的运行状态进行实时监控并提供性能异常报警。 Paramon软件通过网络实时收集被监控结点的性能数据,然后以图形方式显示各个结点的运行状态,并记录成.para文件。 Paramon软件功能: 收集结点CPU性能数据 收集结点内存性能数据 收集结点网络性能数据 收集结点磁盘性能数据 监控大规模结点机群 动态显示CPU每核信息 动态识别系统网络链路 支持历史数据分析 提供远程命令管理服务和用户自定义管理 提
  3. 所属分类:群集服务

    • 发布日期:2011-04-02
    • 文件大小:7340032
    • 提供者:haoxzr
  1. chap4-指令级并行.ppt

  2. chap4-指令级并行.ppt chap4-指令级并行.ppt
  3. 所属分类:其它

    • 发布日期:2011-05-19
    • 文件大小:1048576
    • 提供者:yiyiziziwei
  1. DSP并行技术发展的研究,指令集并行,VLIW

  2. 当今的主流DSP在数据级和指令级上都实现了不同的并行技术,而且不断有新的并行技术会被运用到新的DSP内核中,从技术和效率方面看,今后DSP的并行技术应该以VLIW为发展方向。
  3. 所属分类:嵌入式

    • 发布日期:2011-06-09
    • 文件大小:361472
    • 提供者:hyunfei2009
  1. 指令级并行chap4

  2. 计算机系统结构 计算机指令级并行chap4
  3. 所属分类:嵌入式

    • 发布日期:2012-11-12
    • 文件大小:1048576
    • 提供者:haozhangyong
  1. 面向大规模科学计算的CPU-GPU异构并行技术研究

  2. 大规模科学计算对科学研究具有及其重要的意义,是计算机学科面临的重大 任务。近年来,随着GPU硬件及其编程模型的快速发展,使用GPU来加速大规 模科学计算应用己成为必然趋势。GPU擅长进行计算密集型操作,而且具有极高 的性价比,非常适合高性能科学计算。然而,如何有效地把科学计算应用移植到 GPU上运行仍是一个很大的挑战。在由CPU和GPU构建的异构系统中,CPU负 责进行复杂的逻辑运算和事务管理等不适合数据并行的计算,GPU负责进行计算 密集度高、逻辑分支简单的大规模数据计算。本文从两个层面研究
  3. 所属分类:专业指导

    • 发布日期:2013-06-08
    • 文件大小:5242880
    • 提供者:xiaoxio006
  1. Tomasulo算法模拟器

  2. java开发的Tomasulo算法模拟器,可以模拟六条指令并行执行,有助于理解指令级并行。
  3. 所属分类:Java

    • 发布日期:2015-03-14
    • 文件大小:147456
    • 提供者:yadan_ysu
  1. [VLIW与EPIC 静态调度的指令级并行技术原理与发展]

  2. VLIW与EPIC 静态调度的指令级并行技术原理与发展
  3. 所属分类:专业指导

    • 发布日期:2008-12-04
    • 文件大小:2097152
    • 提供者:brianlxw
  1. 静态调度的指令级并行

  2. 做毕业设计时用到的一个资料,据说来自麻省理工学院计算机实验室
  3. 所属分类:专业指导

    • 发布日期:2009-03-31
    • 文件大小:210944
    • 提供者:xiaoniu1234566
  1. 在DSP处理器上并行实现ATR算法

  2. 本文分别对在共享存储器多处理器并行系统、分布式多处理器并行系统和指令级并行DSP处理器上并行实现ATR算法进行了探讨。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:103424
    • 提供者:weixin_38637665
  1. 嵌入式系统/ARM技术中的浅谈模糊C均值聚类算法的并行化研究

  2. 摘  要: 使用Intel Parallel Amplifier高性能工具,针对模糊C均值聚类算法在多核平台的性能问题,找出串行程序的热点和并发性,提出并行化设计方案。基于Intel并行库TBB(线程构建模块)和OpenMP运行时库函数,对多核平台下的串行程序进行循环并行化和任务分配的并行化设计。   并行性主要是指同时性或并发性,并行处理是指对一种相对于串行处理的处理方式,它着重开发计算过程中存在的并发事件。并行性通常划分为作业级、任务级、例行程序或子程序级、循环和迭代级以及语句和指令级。作业
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:206848
    • 提供者:weixin_38747144
  1. 多态并行处理器中的SIMD控制器设计与实现

  2. 设计和实现了一种多态并行处理器中的SIMD控制器。为满足图像并行处理的需要,以实现高效的数据级并行计算为目标,采用状态机实现了行、列、簇控制器的设计,完成了SIMD指令的发送、数据的加载和远程数据的传输。在阵列机上分区并发实现了SIMD和MIMD两种计算模式,能够实现两种计算模式的切换。专用的硬件电路设计提高了该处理器处理并行数据的能力。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:360448
    • 提供者:weixin_38502510
  1. 单片机与DSP中的滤波器DSP处理器的并行性

  2. 随着VLSI技术的进步,已经有可能通过增加额外的硬件资源来增强通用和专用处理器的性能。为提高传统Von Neumann机的吞吐量,可以增加额外的硬件资源以充分利用指令级并行性的优势。目前已经形成的用于支持指令级并行的技术包括超级流水线、超标量结构、数据流处理器以及超长指令字结构。由于软件开发成本螺旋式上升,大量的努力集中在针对高级编程语言的基于编译器的自动优化领域。   超级流水线技术已被用于一些处理器以提高吞吐能力,例如Intel Pentium Pro。超级流水线是通过增加流水级来获得的,
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:57344
    • 提供者:weixin_38577200
  1. 单片机与DSP中的在DSP处理器上并行实现ATR算法

  2. 摘要:介绍了由DSP芯片构成的多处理器并行系统的结构和性能以及在多处理器并行系统上并行实现ATR算法需要考虑的要总是,着重研究了在指令级并行DSP处理器上实现ART算法的并行化软件开发方法,对ATR算法的实用化和工程化具有重要的参考价值。     关键词:DSP 自动目标识别(ATR) 并行算法 处理器 软件设计 自动目标识别(ATR)算法通常包括自动地对目标进行检测、跟踪、识别和选择攻击点等算法。战场环境的复杂性和目标类型的不断增长使ATR算法的运算量越来越大,因此ATR算法对微处理器的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:149504
    • 提供者:weixin_38606811
  1. TI KeyStone多核DSP上高度并行的低成本嵌入式HEVC视频编码器

  2. 尽管新兴的视频编码标准HEVC将其H.264 / AVC的编码性能提高了一倍,但其显着提高的计算复杂度却使HEVC编码器在嵌入式处理器(例如数字信号处理器)的实时应用中使用时遇到了很大的障碍。 DSP)。在本文中,精心设计和实现了基于TI Keystone多核TMS320C6678 DSP的高度并行的低成本快速HEVC编码解决方案。首先,在充分考虑硬件特性的前提下,重新设计了具有CTU级并行性的HEVC编码器的整体结构,以很好地支持编码并行性。其次,提出了一种低延迟,低内存的多核数据传输机制,以
  3. 所属分类:其它

    • 发布日期:2021-03-21
    • 文件大小:1048576
    • 提供者:weixin_38596093
« 12 3 4 5 »