您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字下变频的fpga实现

  2. 基于cordic算法的数字下变频实现,以及利用fpga进行仿真的实现,通过了硬件平台验证设计
  3. 所属分类:硬件开发

    • 发布日期:2010-05-09
    • 文件大小:229376
    • 提供者:chenuestc
  1. 基于FPGA实现数字下变频的研究

  2. 硕士学位论文:基于FPGA实现数字下变频的研究
  3. 所属分类:硬件开发

    • 发布日期:2010-05-28
    • 文件大小:3145728
    • 提供者:zzhito
  1. 基于FPGA的宽带数字下变频的实现

  2. 硕士学位论文:基于FPGA的宽带数字下变频的实现
  3. 所属分类:硬件开发

    • 发布日期:2010-05-28
    • 文件大小:2097152
    • 提供者:zzhito
  1. 数字下变频的FPGA实现

  2. 数字下变频的FPGA实现,ddc cic hb fir 混频 NCO
  3. 所属分类:硬件开发

    • 发布日期:2010-12-17
    • 文件大小:301056
    • 提供者:uestcjunjun
  1. 基于FPGA的数字下变频设计

  2. 对宽带接收机的数字下变频的理论有比较详细的论述,对理解数字下变频FPGA实现非常有帮助,虽然没有代码,但通过该文档,结合其他的数字下变频FPGA源代码,应该很快能够掌握数字下变频的FPGA实现。
  3. 所属分类:其它

    • 发布日期:2012-02-19
    • 文件大小:3145728
    • 提供者:wzylzh
  1. 数字下变频的FPGA技术的研究

  2. 完整讲述数字下变频的FPGA技术的研究,包括理论讲解和FPGA的实现。
  3. 所属分类:硬件开发

    • 发布日期:2015-05-05
    • 文件大小:801792
    • 提供者:qq_27932787
  1. 多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:64512
    • 提供者:weixin_38601390
  1. 基于FPGA的数字下变频的研究与实现

  2. 数字下变频技术在移动通信、数字广播、电视领域具有重要应用价值。讨论了对已知信号进行数字下变频时方案的选择和参数的确定,通过选择采样频率和使用分布式算法的滤波器,以期利用较少的FPGA资源完成信号的下变频。对于采取的方案进行仿真验证,结果证明其达到了预期的目的。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:86016
    • 提供者:weixin_38552239
  1. 宽带短波信道模拟器中数字下变频的实现

  2. 宽带短波信道模拟器是一种运用仿真技术对真实的短波信道进行模拟的仪器。首先指出数字下变频在宽带短波信道模拟器中的作用。然后,阐述了数字下变频中的数控振荡器、CIC 滤波器、半带滤波器和低通滤波器的实现方法。最后,结合Matlab 算法仿真技术,不依赖FPGA 的IP 核,设计并实现了基于FPGA 的数字下变频。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:275456
    • 提供者:weixin_38682076
  1. 一种用于数字下变频的高阶分布式FIR滤波器及FPGA实现

  2. 设计了一种用于数字下变频的256阶分布式FIR滤波器。通过分析分布式FIR滤器结构给实现电路所需资源和运算速度带来的影响,确定了适用于Cyclone III系列FPGA的实现结构。在Cyclone III系列EP3C40F484C6N芯片上实现该算法并分析了资源消耗与电路速度。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:290816
    • 提供者:weixin_38706824
  1. 多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:93184
    • 提供者:weixin_38597990
  1. 可变带宽数字下变频的设计与FPGA实现

  2. 分析了数字下变频的结构和原理,提出了一种适用于多种带宽信号的数字下变频方案,并对其中的混频模块和抽取滤波模块进行了详细设计和介绍,最后结合Matlab和FPGA开发平台,分别对不同带宽信号的下变频功能进行了仿真和验证,结果表明方案是可行的。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:432128
    • 提供者:weixin_38679045
  1. 宽带短波信道模拟器中数字下变频的实现

  2. 宽带短波信道模拟器是一种运用仿真技术对真实的短波信道进行模拟的仪器。首先指出数字下变频在宽带短波信道模拟器中的作用。然后,阐述了数字下变频中的数控振荡器、CIC 滤波器、半带滤波器和低通滤波器的实现方法。最后,结合Matlab 算法仿真技术,不依赖FPGA 的IP 核,设计并实现了基于FPGA 的数字下变频。功能与时序仿真结果表明: 基于FPGA 设计实现的数字下变频能够满足宽带短波信道模拟器性能指标要求,并且具有灵活性、通用性和修改参数方便等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:214016
    • 提供者:weixin_38732315
  1. 模拟技术中的数字下变频的一种新型设计方法

  2. 摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在 X ili nx FPGA中进行了 RTL的时序仿真分析。   数字下变频的硬件设计主要采用专用 DSP芯片或 FPGA 实现。与基于软件处理的 DSP 芯片相比,FPGA的集成度高、逻辑实现能力强、设计灵活性更好。数字下变频采用 FPGA实现逐渐成为一种趋势。   但是, 由于 VHDL、Ve
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:428032
    • 提供者:weixin_38723699
  1. 模拟技术中的宽带短波信道模拟器中数字下变频的实现

  2. 摘要: 宽带短波信道模拟器是一种运用仿真技术对真实的短波信道进行模拟的仪器。首先指出数字下变频在宽带短波信道模拟器中的作用。然后,阐述了数字下变频中的数控振荡器、CIC 滤波器、半带滤波器和低通滤波器的实现方法。最后,结合Matlab 算法仿真技术,不依赖FPGA 的IP 核,设计并实现了基于FPGA 的数字下变频。功能与时序仿真结果表明: 基于FPGA 设计实现的数字下变频能够满足宽带短波信道模拟器性能指标要求,并且具有灵活性、通用性和修改参数方便等特点。   0 引言   短波通信信道具
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:224256
    • 提供者:weixin_38518638
  1. RFID技术中的多天线多载波的数字上下变频的FPGA实现

  2. 数字上变频/下变频(DUC/DDC)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。   DUC/DDC的实现架构   以TD-SCDMA的DUC/DDC为例,基带频率1.28MHz, 4天线9载波,60倍上变频,30倍下变频的情况下,DUC的架构如图1所示   图1,D
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:92160
    • 提供者:weixin_38537689
  1. 数字下变频的FPGA实现

  2. 介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统。利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:704512
    • 提供者:weixin_38748210
  1. AIS信号射频直接采样与数字下变频设计与实现

  2. 本文为船舶自动识别系统射频直接采样(RF)后的AIS信号处理提供了可行性方案。该方案将CH87B(AIS1)和CH88B(AIS2)两个信道的信号通过两次数字下变频(DDC)搬移到基带上,并采用多级抽取滤波设计方法,分离出两个信道的低速率AIS信号。通过在Artix7系列的XC7A100T上进行了FPGA实现和大量反复测试后,结果表明,该设计有效减少了硬件资源的消耗,同时也达到了设计指标的要求。
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:4194304
    • 提供者:weixin_38545959
  1. 数字下变频的一种新型设计方法

  2. 摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在 X ili nx FPGA中进行了 RTL的时序仿真分析。   数字下变频的硬件设计主要采用专用 DSP芯片或 FPGA 实现。与基于软件处理的 DSP 芯片相比,FPGA的集成度高、逻辑实现能力强、设计灵活性更好。数字下变频采用 FPGA实现逐渐成为一种趋势。   但是, 由于 VHDL、Ve
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:659456
    • 提供者:weixin_38626192
  1. 宽带短波信道模拟器中数字下变频的实现

  2. 摘要: 宽带短波信道模拟器是一种运用仿真技术对真实的短波信道进行模拟的仪器。首先指出数字下变频在宽带短波信道模拟器中的作用。然后,阐述了数字下变频中的数控振荡器、CIC 滤波器、半带滤波器和低通滤波器的实现方法。,结合Matlab 算法仿真技术,不依赖FPGA 的IP 核,设计并实现了基于FPGA 的数字下变频。功能与时序仿真结果表明: 基于FPGA 设计实现的数字下变频能够满足宽带短波信道模拟器性能指标要求,并且具有灵活性、通用性和修改参数方便等特点。   0 引言   短波通信信道具有时
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:285696
    • 提供者:weixin_38668335
« 12 3 4 5 »