您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字时钟课程设计,用到振荡器;分频器;计数器;译码器;显示管等仪器,要的来下。

  2. 数字时钟课程设计,用到振荡器;分频器;计数器;译码器;显示管等仪器,要的来下。
  3. 所属分类:专业指导

    • 发布日期:2009-05-05
    • 文件大小:536576
    • 提供者:ysamj
  1. 数字正弦振荡器的DSP实现

  2. 数字正弦振荡器的DSP实现,我们做dsp实验时找的宝贝资料
  3. 所属分类:硬件开发

    • 发布日期:2009-05-14
    • 文件大小:240640
    • 提供者:duncan01
  1. 数字时钟电路 论文

  2. 摘要 近年来随着计算机在社会领域的渗透和大规模集成电路的发展,数字钟的应用正在不断地走向深入,由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,因此特别适合于与控制有关的系统,越来越广泛地应用于自动控制,智能化仪器,仪表,数据采集,军工产品以及家用电器等各个领域,其往往是作为一个核心部件来使用,在根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。 多功能数字钟采用数字电路实现对“时”、“分”、“秒”数字显示的计时装置。具有时间显示、闹钟设置、报时功能、校正作用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-14
    • 文件大小:362496
    • 提供者:boyu1973
  1. 多功能数字钟----数字电路实验报告

  2. 多功能数字钟 【摘 要】数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。 数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置
  3. 所属分类:专业指导

    • 发布日期:2009-05-18
    • 文件大小:698368
    • 提供者:jayzf0503
  1. lc振荡器显示 及应用 考试题

  2. 电压控制LC振荡器系统包括压控振荡器(VCO)、数字锁相环(PLL),单片机(MCU)嵌入式系统,高频功率放大器(RFAMP)。本系统的VCO部分采用了大变化范围的变容二极管做振荡电容,频率调节范围宽,在输入电压从0.5V变化到8V时,输出频率可以从14MHz变化到39MHz,且能保持良好的线性度,振荡环路加入了防振措施,高次谐波能得到很好的抑制,输出的正弦波波形良好,纯度高,失真低,幅度高且稳定。由于采用了数字锁相技术,使VCO的频率稳定度和精度极高,步进值可以在1KHz到1MHz内任意设置
  3. 所属分类:C++

    • 发布日期:2009-05-20
    • 文件大小:539648
    • 提供者:panguojian
  1. 数字时钟的设计方案98

  2. 一功能模、设计指标: 1. 显示时、分、秒。 2. 可以24小时制或12小时制。 3. 具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 4. 具有正点报时功能,正点前10秒开始,蜂鸣器1秒响1秒停地响5次。 5. 为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。 二、设计要求: 1. 画出总体设计框图,以说明数字钟由哪些相对独立的块组成,标出各个模块之间互相联系,时钟信号传输路径、方向和频率变化。并以文字对原理作辅
  3. 所属分类:专业指导

    • 发布日期:2009-05-28
    • 文件大小:27648
    • 提供者:lyy1211
  1. 数字钟的设计与制作(有图)

  2. 要求如下: ⑴设计指标 时间以24小时为一个周期; 显示时、分、秒; 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。 ⑵设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择; 电路仿真与调试; PCB文件生成与打印输出。 ⑶制作要求 自行装配和调试,并能发现问题和解决问题。 ⑷编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 ⑸
  3. 所属分类:嵌入式

    • 发布日期:2009-06-08
    • 文件大小:457728
    • 提供者:xunian917
  1. 数字电子钟逻辑电路设计.doc

  2. 目录 一、设计简介•••••••••••••••••••••••••••••••••••••••••••••••••••••••••2 二、设计任务•••••••••••••••••••••••••••••••••••••••••••••••••••••••••3 三、数字钟实物图•••••••••••••••••••••••••••••••••••••••••••••••••••••4 四、各组成单元的电路及工作原理••••••••••••••••••••••••••••••••••••••
  3. 所属分类:专业指导

    • 发布日期:2009-06-10
    • 文件大小:372736
    • 提供者:zihuanglaiye
  1. 单片机 数字时钟 实现三按键的控制

  2. 完整版本设计论文介绍了用AT89C2051单片机控制的数字钟的硬件结构与软件设计,给出了汇编语言源程序。此数字钟是一个将“时”、“分”、“秒”显示于人的视觉器官的计时装置。它的计时周期为12小时,显示满刻度为12时59分59秒99毫秒,另外应有校时功能。电路由时钟脉冲发生器、时钟计数器、译码驱动电路和数字显示电路以及时间调整电路组成。用晶体振荡器产生时间标准信号,这里采用石英晶体振荡器。根据60秒为1分、60分为1小时、24小时为1天的计数周期,分别组成两个60进制(秒、分)、一个12进制(时
  3. 所属分类:硬件开发

    • 发布日期:2009-06-18
    • 文件大小:136192
    • 提供者:lllg99
  1. 数字电子钟(课程设计)

  2. 数字电子钟是一块独立构成的时钟集成电路专用芯片,它集成了计数器,比较器,振荡器,译码器和驱动等电路,能直接驱动显示时、分、秒,具有定时,整点报时等功能,。。。。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-30
    • 文件大小:129024
    • 提供者:ruanhuibao
  1. 数字钟数字逻辑课程设计报告

  2. 时间以24小时为一个周期; 显示时,分,秒; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号.
  3. 所属分类:专业指导

    • 发布日期:2009-07-01
    • 文件大小:720896
    • 提供者:hbhbq123
  1. 多功能数字钟----数字电路实验报告

  2. 数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-03
    • 文件大小:698368
    • 提供者:gali2009
  1. 数字电子技术课程设计——数字钟的设计与制作

  2. 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。
  3. 所属分类:专业指导

    • 发布日期:2009-07-13
    • 文件大小:1048576
    • 提供者:youhimer
  1. 数字钟电路的设计 实现对时、分、秒数字显示

  2. 数字钟是一种采用数字电路实现对时、分、秒数字显示的计时装置。本文运用555定时器构成的多谐 振荡器作为数字钟的时钟源设计了一种简单的数字钟电路,以实现电路对时间的显示。要求设计的数字电路不仅 可实现计时功能还应具有一定的扩展功能。
  3. 所属分类:专业指导

    • 发布日期:2009-07-18
    • 文件大小:209920
    • 提供者:ddc2006
  1. 直接数字频率合成技术

  2. 波形是信息和能量的载体,它无处不在. 历来的賽题中,绝大部分都直接和间接地与波形发生器有关.例如: 1,要求制作一个信号源 如第二届的”实用信号源的设计和制作”,第六届 的”射频振荡器制作”,第五届的“波形发生器”等 2,賽题中,需要用到信号源 如数据采集,无线电接收,元件参数测试仪,频率计,频率特性测试仪等. DDS技术是一种先进的波形产生技术,已经在实际中获得广泛应用,在比赛中也应该优先考虑采用.
  3. 所属分类:专业指导

    • 发布日期:2009-08-02
    • 文件大小:508928
    • 提供者:sophie1005
  1. 数字振荡器实验 详解 实验步骤和代码

  2. 数字振荡器实验 里面有最详细的实验步骤和实验用的源代码
  3. 所属分类:硬件开发

    • 发布日期:2010-12-20
    • 文件大小:310272
    • 提供者:small_wei2010
  1. dsp 课程设计 FFT 数字振荡器

  2. 用定时器实现数字振荡器的原理与方法 快速傅立叶变换(FFT)算法实验
  3. 所属分类:电信

    • 发布日期:2011-12-27
    • 文件大小:1048576
    • 提供者:sjm200815
  1. 基于DSP数字振荡器的移相正弦波发生器设计

  2. 本文提出了一种基于DSP数字振荡器产生移相正弦波的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:334848
    • 提供者:weixin_38747815
  1. 基于DSP数字振荡器的移相正弦波发生器设计

  2. 本文利用DSP技术,通过数值迭代方法,即用DSP数字振荡器的实现原理获得两路正弦波信号。通过仿真,硬件实现,能得到设定参数的两路正弦波输出,达到了设计目的,并具有调整方便灵活、分辨率高等特点。数值迭代方法能精确计算角度的正弦值,只需较小的存储空间,选择正弦周期中的样点数、改变样点间的延迟,能产生不同频率的波形,可利用软件改变波形幅度及相位。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:729088
    • 提供者:weixin_38668160
  1. 单片机与DSP中的基于DSP数字振荡器的移相正弦波发生器设计

  2. 0 引 言   产生数字式移相信号的方法有很多。传统的直接数字频率合成(DDS)移相原理是先将正弦波信号数字化,并形成一张数据表存入两片ROM芯片中,此后可通过两片。D/A转换芯片在计数器的控制下连续地循环输出该数据表,就可获得两路正弦波信号。当两片D/A转换芯片所获得的数据序列完全相同时,则转换所得到的两路正弦波信号无相位差。当两片D/A转换芯片所获得的数据序列不同时,则转换所得到的两路正弦波信号就存在着相位差。相位差的值与数据表中数据的总个数及数据地址的偏移量有关。这种处理方式的实质是将数
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:226304
    • 提供者:weixin_38654589
« 12 3 4 5 6 7 8 9 10 ... 40 »