您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字显示频率计的设计

  2. 数字显示频率计的设计--可编程逻辑器件设计方案
  3. 所属分类:专业指导

    • 发布日期:2009-05-16
    • 文件大小:1048576
    • 提供者:chengjian537
  1. 数字频率计的设计与制作

  2. 许多情况下,要对信号的频率进行测量,利用示波器可以粗略测量被测信号的频率,精确测量则要用到数字频率计。 二、设计目的: 本设计与制作项目可以进一步加深我们对数字电路应用技术方面的了解与认识,进一步熟悉数字电路系统设计、制作与调试的方法和步骤。 三、设计要求: 设计并制作出一种数字频率计,其技术指标如下: ( 1 )频率测量范围: 10 ~ 9999Hz 。 ( 2 )输入电压幅度 >300mV 。 ( 3 )输入信号波形:任意周期信号。 ( 4 )显示位数: 4 位。 ( 5 )电源:
  3. 所属分类:专业指导

    • 发布日期:2009-07-28
    • 文件大小:68608
    • 提供者:muye414
  1. 51数字频率计课程设计

  2. 摘 要 MAXIM是直接用十进制数字显示被测信号频率的一种测量装置。传统的数字频率计大多采用74LS系列数字集成电路直接测频,在使用过程中存在电路结构复杂,测量精度低、故障率高、维护不易等问题。于是,随着芯片技术的发展,很多芯片被应用到频率计的设计当中。 一种是专用芯片,如利用MAXIM 公司的ICM7240制作的频率计。其特点是简单易行,但由于这种芯片的最高计数频率仅有15MHz,远不能达到在一些场合需要测量很高频率的要求,而且测量精度也受到芯片本身的限制。 以单片机为主再附加一些外围电路来
  3. 所属分类:嵌入式

    • 发布日期:2010-06-09
    • 文件大小:974848
    • 提供者:Hiday527
  1. 数字频率计的设计VHDL

  2. 设计性实验 实验一、数字频率计的设计 二、实验内容 本次实验要求设计一个数字频率计,频率测量范围为1Hz~50MHz,采用100MHz的基准时钟。刷新时间不大于2秒(最长2秒刷新一次频率显示)。功能示意框图如图3-1: 图3-1 数字频率计功能示意图 三、实验提示 本次实验要求设计一个数字频率计,对输入频率进行测量。根据实验的要求,频率测量的范围为1Hz~50MHz,跨度较大,考虑到若完全输出至少需要8位,位数较多,因此可考虑分档显示,用三到四位显示数值,一位显示档位。 本实验要实现一个数字频
  3. 所属分类:其它

    • 发布日期:2011-12-12
    • 文件大小:5120
    • 提供者:wcdsd
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. 简易数字频率计的设计

  2. 本资源为简易数字频率计的编程方法,可用于简易的测量并显示频率
  3. 所属分类:专业指导

    • 发布日期:2013-01-19
    • 文件大小:3072
    • 提供者:sdlyqy
  1. 基于单片机数字频率计的设计与实现

  2. 一种基于单片机编程 设计与实现数字频率计的检测和显示
  3. 所属分类:专业指导

    • 发布日期:2013-01-21
    • 文件大小:520192
    • 提供者:lxw143
  1. cpld 数字显示频率计

  2. PLD数字显示频率计的设计程序设计 欢迎大家下 PLD数字显示频率计的设计程序设计 欢迎大家下
  3. 所属分类:专业指导

    • 发布日期:2008-09-02
    • 文件大小:983040
    • 提供者:liuqingokn
  1. 等精度频率计的设计

  2. 关于等精度频率计的设计,用VDHL编程设计数字频率计,除单片机、被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现
  3. 所属分类:系统集成

    • 发布日期:2013-04-21
    • 文件大小:452608
    • 提供者:u010367791
  1. 基于FPGA的数字频率计的设计与实现

  2. 介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
  3. 所属分类:硬件开发

    • 发布日期:2008-11-27
    • 文件大小:334848
    • 提供者:dongdong1061
  1. 基于VHDL语言数字频率计的设计.pdf

  2. 本报告介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,多功能数字频率计的设计方法。该频率计采用 VHDL语言程序与原理图相结合的方法,极大地减少了硬件资源占用。该数字频率计测量范围为 0 到 9999HZ,基准频率为 1HZ,结果用 4 只 7 段数码管显示十进制结果。中间用到了设置控制电路、计数电路、锁存电路和译码电路等模块。仿真结果表明,该数字频率计性能优异,设计语言灵活,硬件更简单,速度更快 。
  3. 所属分类:嵌入式

    • 发布日期:2020-05-17
    • 文件大小:1048576
    • 提供者:dozo_shen
  1. 基于EDA技术的数字频率计的设计

  2. 本文采用EDA设计方法,把数字频率计系统组建分解成若干个功能模块进行设计描述,选用Altera公司生产的FPGA产品FLEX10K系列的 EPF10K10LC84-4芯片,下载适配后,便可以在数码管上显示出待测频率的数值。实验证明,其软件设计思想清晰,硬件电路简单,具有一定的实用性。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:65536
    • 提供者:weixin_38718307
  1. 基于AT89S52单片机的数字频率计的设计

  2. 本系统采用AT89S52单片机作为控制核心,把经处理的被测信号(单片机30脚输出经CD4013分频的自测信号)给单片机(P3.4端),再由单片机处理,通过LCD显示模块显示测得的频率值,所有的系统均由AC220V-DC5V底纹波电源模块供电。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:67584
    • 提供者:weixin_38618784
  1. 通过实验了解数字频率计的工作原理

  2. 实验任务和内容 1. 在CPLD中设计一个数字频率计电路,设计要求为: 测量范围:1Hz~1MHz, 分辨率, 数码管动态扫描显示电路的CPLD下载与实现。 2.使用LabVIEW进行虚拟频率计的软件设计。要求设计软件界面,闸门时间为4档,1s,100ms,10ms,1ms,频率数字显示。 3.使用设计虚拟逻辑分析仪软件和CPLD电路,进行软硬件调试和测试
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:265216
    • 提供者:weixin_38743737
  1. 探究数字频率计的设计方法

  2. 数字频率计是我们经常会用到的实验仪器之一,本实验要使用单片机和计数电路及液晶器件来设计一个宽频的数字频率计。 数字频率计的实验电路图(初步方案) 1) 数字频率计的计数及显示电路: 图1数字频率计的设计电路图 2)前置放大及分频电路 数字频率计的设计思路 频率的测量实际上就是在1S时间内对信号进行计数,计数值就是信号频率。用单片机设计频率计通常采用两种办法,1)使用单片机自带的计数器对输入脉冲进行计数,或者测量信号的周期;2)单片机外部使用计数器对脉冲信号进行计数,计数值再由单片机读
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:119808
    • 提供者:weixin_38666208
  1. 分析心率测速计的设计

  2. 摘 要:介绍了一种的由取样电路、放大整形电路、计数显示电路、电源电路四部分组成的新型心率计的设计方法。采用高集成度、高性能、低功耗、高频高速的集成芯片实现计数译码模块。具有时基信号频率稳定,设置合理,计数器清零及时,瞬时心率周期内准确计数等优点。测量范围为0~199次/min,两位半数字显示测量值。   心跳速率是了解人体健康状况的重要参数之一,实时准确显示心率在生物医学以及体育运动方面都有广泛的应用。   目前使用的心率计其测量范围几乎都是每分钟几十至两百多次。本文介绍一种新型数字心率计的设计
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:150528
    • 提供者:weixin_38612095
  1. 一种心率测速计的设计

  2. 介绍了一种的由取样电路、放大整形电路、计数显示电路、电源电路四部分组成的新型心率计的设计方法。采用高集成度、高性能、低功耗、高频高速的集成芯片实现计数译码模块。具有时基信号频率稳定,设置合理,计数器清零及时,瞬时心率周期内准确计数等优点。测量范围为0~199次/min,两位半数字显示测量值。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:90112
    • 提供者:weixin_38588854
  1. EDA/PLD中的基于高速串行BCD码除法的数字频率计的设计

  2. 摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词:频率测量 周期测量 FPGA VHDL 状态机数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38702726
  1. 数字电子技术课程设计 基于FPGA的数字频率计的设计

  2. 设计任务:设计一个数字式频率计,测量数字信号和模拟信号的频率。 设计要求:被测信号为TTL脉冲信号;显示的频率范围为00~99Hz,测量精度为1Hz;用LED数码管显示频率数值。
  3. 所属分类:讲义

    • 发布日期:2021-03-03
    • 文件大小:313344
    • 提供者:a997897336
  1. 基于单片机的数字频率计的设计和仿真

  2. 为了能够精确测量频率等参数,提出了一种基于单片机的数字频率计的设计方法,以AT89S51单片机作为系统的主控芯片,待测信号经过放大整形电路和分频后,输入到单片机中进行采样测量,最后通过显示和存储电路将结果显示并存储起来,可以测量待测信号的频率、周期、脉冲宽度和占空比等参数。并基于Multisim仿真软件设计了仿真电路,结合keil软件进行了软硬联调,结果表明该电路能精确的测量待测信号的各种参数,频率测量误差低于0.05%,测量范围为1 Hz~1 MHz,仿真效果良好。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:705536
    • 提供者:weixin_38592548
« 12 3 4 5 6 7 8 9 10 »