您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于dsp的fir.iir试验指导

  2. 1 熟悉CCS开发环境; 2 熟悉TDB-C54X plus DSP实验箱的硬件环境; 3 掌握数字滤波器的设计过程; 4 了解FIR、IIR数字滤波器的特性; 5 熟悉设计FIR、IIR数字滤波器的原理和方法; 6 了解DSP滤波器的特殊寻址方式。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-31
    • 文件大小:1048576
    • 提供者:pixiaozi
  1. 基于DSP的FIR数字滤波器的实现

  2. 滤波器摘要:介绍了FIR滤波器的基本结构、设计方法和循环寻址的特点,给出了利用TMS320DM642设 计FIR数字滤波器的主要编程语句及其实验波形。实验证明,该滤波器准确度高、稳定性好,易于移植使 用,具有较强的实用性与灵活性。 关键词:滤波器;有限长度脉冲响应;存储器;数字信号处理
  3. 所属分类:硬件开发

    • 发布日期:2010-02-28
    • 文件大小:156672
    • 提供者:hh2h2110
  1. DSP在数字滤波中的应用

  2. 主要讲解了数字滤波器的matlab设计;用DSP实现FIR滤波器、IIR滤波。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-08
    • 文件大小:552960
    • 提供者:dxy234
  1. 有限冲击响应FIR 滤波器的设计

  2. 一、设计目的1,掌握数字滤波器的设计过程;2,了解FIR 的原理和特性;3,熟悉设计FIR 数字滤波器的原理和方法;4 ,学习FIR 滤波器的DSP 实现原理;5 ,学习使用ccs 的波形观察窗口观察输入、输出信号波形和频谱变化情况。二、设计内容 1 通过MATLAB 来设计一个低通滤波器,对它进行模拟仿真确定FIR 滤波器系数; 2 用DSP 汇编语言及C 语言进行编程,实现FIR 运算,对产生的合成信号,滤除信号中高频成分,观察滤波前后的波型变化.
  3. 所属分类:硬件开发

    • 发布日期:2010-05-12
    • 文件大小:77824
    • 提供者:jerrychen1988
  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于 DS P的数字滤波器

  2. DSP是现代数字化生活不可缺少的核心技术,其功能是对输入数字信号进行运算处理并为达到实际目的,进而输出相应的数字信号。DSP的数字滤波器的应用实计算机发展的一个重要分支,本文主要讨论频率选择滤波器
  3. 所属分类:医疗

    • 发布日期:2011-04-06
    • 文件大小:81920
    • 提供者:xiyuzy
  1. 基于DSP的FIR 滤波器的设计

  2. 本课题根据数字信号处理的基本理论,用窗函数法实现FIR滤波器,对语音信号进行滤波。然后在以TI公司的TMS3205410 DSP为核心处理器的DSP实验箱上进行硬件和软件实现。
  3. 所属分类:嵌入式

    • 发布日期:2011-06-09
    • 文件大小:247808
    • 提供者:chxnin0011
  1. 基于DSP的数字滤波器设计与仿真(附程序)

  2. 通过高级语言或汇编语言编程实现较复杂的功能,加深对DSP芯片TMS320C54x的结构、工作原理的理解,获得DSP应用技术的实际训练,掌握设计较复杂DSP系统的基本方法。 Matlab辅助DSP实现FIR,其总体过程为在DSP中编写处理程序;在Matlab中利用滤波器设计、分析工具(FDATool),根据指定的滤波器性能快速设计一个FIR,然后把滤波器系数以头文件形式导人CCS中,头文件中含滤波器阶数和系数数组,在Matlab中调试、运行DSP程序并显示、分析处理后的数据。使用该方法,便于采用
  3. 所属分类:专业指导

    • 发布日期:2011-12-02
    • 文件大小:317440
    • 提供者:jlyh416
  1. 基于FPGA分布式算法的滤波器设计

  2. 传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。 分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通FIR滤波器;利用
  3. 所属分类:硬件开发

    • 发布日期:2012-05-03
    • 文件大小:187392
    • 提供者:zhangqinguili
  1. 基于DSP的有限冲击响应滤波器 FIR 系统设计

  2. 在数字信号处理的应用中,数字滤波器很重要而且得到了广泛的应用。按照数字滤波器的特性,它可以被分为线性与非线性、因果与非因果、无限长冲击响应(IIR)与有限长冲击响应(FIR)等等。其中,线性时不变的数字滤波器是最基本的类型;IIR 滤波器的特征是具有无限持续时间冲激响应,而FIR滤波器的冲激响应只能延续一定时间,在工程实际中可以采用递归的方式实现也可以采用非递归的方式实现。">在数字信号处理的应用中,数字滤波器很重要而且得到了广泛的应用。按照数字滤波器的特性,它可以被分为线性与非线性、因
  3. 所属分类:C++

  1. F1758212-刘森 dsp课程设计.doc

  2. 语音信号的数字滤波 ——FIR数字滤波器的(三角)窗函数法设计 通过对常用数字滤波器的设计和实现,掌握数字信号处理的工作原理及设计方法;掌握利用数字滤波器对信号进行滤波的方法。并能够对设计结果加以分析。
  3. 所属分类:其它

    • 发布日期:2020-06-23
    • 文件大小:678912
    • 提供者:weixin_44156687
  1. DSP中的基于分布式算法的低通FIR滤波器设计和实现

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通F
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:234496
    • 提供者:weixin_38579899
  1. 基于FPGA 的32阶FIR滤波器设计

  2. 研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;阐述了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。   随着软件无线电的发展,对于滤波器的处理速度要求越来越高。传统的FIR滤波器一般采用通用DSP处理器,但是DSP处理器采用的是串行运算,而FPGA是现场可编程阵列,可以实现专用集成电路,另外还可以采用纯并行结构及考虑流水线结构,因此在处理速度上可以明显高于DSP处理
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:869376
    • 提供者:weixin_38662327
  1. 单片机与DSP中的基于FPGA分布式算法的滤波器设计

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:238592
    • 提供者:weixin_38729108
  1. 单片机与DSP中的FIR数字滤波器的FPGA实现研究

  2. 如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。   根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:253952
    • 提供者:weixin_38723027
  1. 单片机与DSP中的基于FPGA的分布式算法FIR滤波器的设计实现

  2. 基于FPGA的分布式算法FIR滤波器的设计实现 中南大学信息与控制工程学院 王学梅 吴敏 FIR介绍 在许多信息处理过程中,如对信号的过滤、检测、预测等,都要广泛地用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,实现方法主要有IIR滤波器(无限冲激响应数字滤波器)和FIR滤波器(有限冲激响应数字滤波器)两种,其中,IIR滤波器需要执行无限数量卷积,能得到较好的幅度特性,其相位特性是非线性的;而FIR滤波器由有限个采样值组成,具有严格的线性相位特性。由于在数据通讯、语音信号处理、
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:106496
    • 提供者:weixin_38715567
  1. 单片机与DSP中的基于FPGA的FIR抽取滤波器设计

  2. 摘   要:本文介绍了FIR抽取滤波器的工作原理,重点阐述了用XC2V1000实现FIR抽取滤波器的方法,并给出了仿真波形和设计特点。关键词:FIR抽取滤波器;流水线操作;FPGA   用FPGA实现抽取滤波器比较复杂,主要是因为在FPGA中缺乏实现乘法运算的有效结构,现在,FPGA中集成了硬件乘法器,使FPGA在数字信号处理方面有了长足的进步。本文介绍了一种采用Xilinx公司的XC2V1000实现FIR抽取滤波器的设计方法。 具体实现结构设计  基于抽取滤波器的工作原理,本文采用XC2V
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:71680
    • 提供者:weixin_38556668
  1. 单片机与DSP中的基于DSP C54x的数字滤波器设计

  2. 摘要:本文主要介绍基于DSP的数字滤波器的设计,使用CCS5000Simulator 实现FTSK数据输入, 使用FIR滤波器对FTSK调制信号进行处理,输出需要的波形与频谱。文中采用线性缓冲区和带移位双操作寻址的方法实现FIR滤波器。前言       一个实际的应用系统中,总存在各种干扰。使用DSP进行数字信号处理时,可以从噪声中提取信号,即对一个具有噪声和信号的混合源进行采样,然后经过一个数字滤波器,滤除噪声,提取有用信号;数字滤波器是DSP最基本的应用领域,也是熟悉DSP应用的重要环节。在
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:199680
    • 提供者:weixin_38632763
  1. 单片机与DSP中的数字滤波器滤除电子测量系统中工频及其谐波干扰的研究

  2. 数字滤波器滤除电子测量系统中工频及其谐波干扰的研究 http:www.guangdongdz.com  2006-05-06   摘 要:在电子测量中工频是主要的噪声干扰源之一,若不滤除将大大影响测量精度。而传统的模拟电路滤波器在精度方面无法与数字滤波器相比;另外对多阻带滤波器的设计摸拟电路更是无法实现。本设计用FIR(Finite Impulse Response)数字滤波原理设计了阻带范围分别为48~52 Hz,98~102 Hz,148~152 Hz的三阻带数字滤波器,经仿
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:68608
    • 提供者:weixin_38734269
  1. 单片机与DSP中的IIR数字滤波器的FPGA实现(图)

  2. 摘 要:本文介绍了一种采用级联结构在FPGA上实现任意阶IIR数字滤波器的方法。此设计扩展性好,便于调节滤波器的性能,可以根据不同的要求在不同规模的FPGA上加以实现。  关键词:IIR数字滤波器;级联结构;FPGA   IIR数字滤波器在很多领域中有着广阔的应用。与FIR数字滤波器相比,它可以用较低的阶数获得高选择性,所用存储单元少,经济而效率高,在相同门级规模和相同时钟速度下可以提供更好的带外衰减特性。下面介绍一种在FPGA上实现IIR数字滤波器的方法。 IIR数字滤波
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:80896
    • 提供者:weixin_38747906
« 12 »