您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机期末考试题目及答案详解

  2. 很好很详细的资料,看了考试应该没问题的,大家快来下吧!单片机原理复习资料(一)  填空题: 1.MCS—51单片机引脚信号中,信号名称带上划线的表示该信号 或 有效。 2.通过堆栈操作实现子程序调用,首先要把 的内容入栈,以进行断点保护。调用返回时再进行出栈操作,把保护的断点送回 。 3.某程序初始化时使(SP)=40H,则此堆栈地址范围为 ,若使(SP)=50H,则此堆栈深度为 。 4.在相对寻址方式中, “相对”两字是指相对于 ,寻址得到的结果是 。在寄存器寻址方式中,指令中指定寄存器的内
  3. 所属分类:C

    • 发布日期:2009-06-23
    • 文件大小:281600
    • 提供者:charlesdingding
  1. 数字电路为什么是低电平有效的多?

  2. 设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:37888
    • 提供者:weixin_38587005
  1. 电源技术中的数字电路为什么是低电平有效的多?

  2. 设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。     事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象:     我们有的同学可能已经学习了这样的一条PCB布线规则-----在条件许可的情况下,高电平有效线要尽量缩短,低电平有效的线则尽量延长----这一条规则的存在基础就是基于低电平时环路阻抗比较低,抗干扰能力比较强才起来的。     如OC或OD电路要控制一个电平就是通过它
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:44032
    • 提供者:weixin_38663973
  1. 数字电路为什么是低电平有效的多?

  2. 设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。     事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象:     我们有的同学可能已经学习了这样的一条PCB布线规则-----在条件许可的情况下,高电平有效线要尽量缩短,低电平有效的线则尽量延长----这一条规则的存在基础就是基于低电平时环路阻抗比较低,抗干扰能力比较强才起来的。     如OC或OD电路要控制一个电平就是通过它
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:39936
    • 提供者:weixin_38687505