您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数电实验报告(共7个)

  2. 数字电路实验报告 实验1 门电路逻辑功能及测试 实验2 组合逻辑电路分析 实验3 38译码器 实验4 数据选择器实验 实验5 触发器实验 实验6 计数器 实验7 电子秒表
  3. 所属分类:专业指导

    • 发布日期:2010-05-03
    • 文件大小:200704
    • 提供者:hai314615910
  1. 大学数字电子钟课程设计实验报告

  2. 1.实验目的 ※掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法; ※进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力; ※提高电路布局﹑布线及检查和排除故障的能力; ※培养书写综合实验报告的能力。 2.实验题目描述和要求 (1)设计一个有“时”、“分”、“秒”(24小时59分59秒)显示,且有校时功能的电子钟; (2)用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试; (3)画出框图和逻辑电路图,写出设计、实验总结报告; (4)选做:整点报时。
  3. 所属分类:嵌入式

    • 发布日期:2011-05-30
    • 文件大小:399360
    • 提供者:yexiaowei1990
  1. 数字电路实验报告(组合逻辑电路)

  2. 内含电路原理图,实验步骤,实验结果和实验分析
  3. 所属分类:电信

  1. 数字逻辑实验报告

  2. 数字逻辑实验报告:触发器的功能+七段显示和译码电路+数据选择器及其应用+移位寄存器+译码器及其应用+组合逻辑电路的设计。为方便资源观看,请解压后在word文档中将照片另存为图片,(实验目的,实验内容,实验数据,实验原理,实验总结,实验步骤等一应俱全)
  3. 所属分类:专业指导

    • 发布日期:2016-11-18
    • 文件大小:4194304
    • 提供者:qq_34597555
  1. cpld实验报告的要求

  2. 1、实验一 组合逻辑设计、实验装置的使用方法 2、实验二 用D触发器设计异步四位二进制加法计数器 3、实验三 6进制、60,24进制计数器 4、实验四 报时电路、分频电路、二选一电路 5、实验五 数字钟综合设计 6、实验六 PROTEL99SE原理图、印制电路板图(PCB)设计
  3. 所属分类:专业指导

    • 发布日期:2009-04-13
    • 文件大小:59392
    • 提供者:s328400988
  1. 数字逻辑实验指导书

  2. 目录 第一部分 实验准备 第一章 数字逻辑实验要求 预备-1 第二章 数字逻辑实验基本知识 预备-2 第三章 MAX+plus II实验操作步骤 预备-5 第二部分 实验 实验一 逻辑门电路的功能与测试 实验-1 (一) 或门的逻辑功能测试 (二) 与非门74LS00的逻辑功能测试 (三) 或非门74LS02的逻辑功能测试 (四) 与非门74LS20的逻辑功能测试 (五) 异或门74LS86的逻辑功能测试 实验二 复合逻辑电路功能的实现测试 实验-6 (一) 用与非门组成异或门并测试验证其功能
  3. 所属分类:讲义

    • 发布日期:2018-11-27
    • 文件大小:737280
    • 提供者:qq_41614770
  1. 组合逻辑电路的设计(广工实验报告完整版)

  2. 设计一个具有四个用户的呼叫显示系统。 要求用四个开关的输出分别模拟用户的输出信号,优先权按用户编码依次递减,即1号的优先权最高,4号最低。用数码管显示呼叫用户的编码数字,无用户呼叫时显示“0”。若同时有几个用户呼叫时,则显示优先权最高的用户编码,并用蜂鸣器声响提示有用户呼叫。
  3. 所属分类:硬件开发

    • 发布日期:2019-01-20
    • 文件大小:462848
    • 提供者:lininggggggg
  1. 组合逻辑电路的设计(广工实验报告+仿真完整版)

  2. 设计一个具有四个用户的呼叫显示系统。 要求用四个开关的输出分别模拟用户的输出信号,优先权按用户编码依次递减,即1号的优先权最高,4号最低。用数码管显示呼叫用户的编码数字,无用户呼叫时显示“0”。若同时有几个用户呼叫时,则显示优先权最高的用户编码,并用蜂鸣器声响提示有用户呼叫。
  3. 所属分类:硬件开发

    • 发布日期:2019-01-20
    • 文件大小:2097152
    • 提供者:lininggggggg
  1. 华中科技大学计算机组成原理实验.zip

  2. 华中科技大学计算机组成原理实验 含实验报告及alu源文件 1 实验目的  熟悉Logisim软件平台;  掌握运算器基本工作原理;  掌握运算溢出检测的原理和实现方法;  理解有符号数和无符号数运算的区别;  理解基于补码的加/减运算实现原理; 2 实验环境 Logisim是一款数字电路模拟的教育软件,每一位用户都可以通过它来学习如何创建逻辑电路,方便简单。 它是一款基于Java的应用程序,可运行在任何支持JAVA环境的平台,方便学生来学习设计和模仿数字逻辑电路。Logisim中的主
  3. 所属分类:讲义

    • 发布日期:2019-05-30
    • 文件大小:176128
    • 提供者:weixin_43781121
  1. 广工-EDA实验报告 -总+Libero源代码.zip

  2. 基于Libero的数字逻辑设计仿真及验证实验实验报告(现代部分) 门电路芯片74HC00、74HC02、74HC04、74HC08、74HC32、74HC86;组合逻辑电路芯片74HC148、74HC138、74HC153、74HC85、74HC283、74HC4511;时序逻辑电路芯片74HC74、74HC112、74HC194、74HC161; 综合实验1——编码器扩展实验、综合实验2——译码器扩展实验、综合实验3——有符号比较器实验、综合实验5——二——十进制码转换电路、综合实验6——
  3. 所属分类:嵌入式

    • 发布日期:2020-02-02
    • 文件大小:27262976
    • 提供者:m0_46140702
  1. 数字逻辑实验报告二基本触发器.docx

  2. 一、实验目的 1、熟悉基本RS触发器和可控RS触发器功能; 2、熟悉集成的D触发器、JK触发器的功能; 3、初步应用D触发器和JK触发器实现简单功能电路。 二、实验内容及步骤 (一)构建一个由与非门构成的基本RS触发器,如图1所示。用该电路进行仿真: 1、在Rd和Sd端分别加入数字信号激励,可选择“激励源” 中的“DPATTERN”(数字模式信号发生器)。在“DPATTERN”对话框中进行设置,使Rd,Sd能出现各种组合情况(00/01/10/11)。仿真时,观察各调试探针变化情况。截取仿真中各
  3. 所属分类:专业指导

    • 发布日期:2020-06-03
    • 文件大小:382976
    • 提供者:weixin_44279771
  1. 数字逻辑实验报告一.docx

  2. 一、实验目的 1、熟悉仿真软件Proteus的应用方法; 2、熟悉TTL基本门电路的功能; 3、熟悉中规模集成电路芯片74LS148、74LS138、74LS48、74151的功能; 4、掌握组合逻辑电路分析的一般方法; 5、掌握组合逻辑电路设计的一般方法,能应用集成电路芯片74LS138、74151等进行组合逻辑电路设计。 二、实验内容及步骤 (一)熟悉仿真软件Proteus,对TTL基本门电路(与门、或门、非门、与非门、或非门、异或门、与或非门)进行功能测试。步骤如下: 1、进入Proteu
  3. 所属分类:专业指导

    • 发布日期:2020-06-03
    • 文件大小:872448
    • 提供者:weixin_44279771