点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字电路数字时钟
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
FPGA/CPLD数字电路设计经验分享
FPGA/CPLD数字电路设计经验分享 1 数字电路设计中的几个基本概念: 1.1 建立时间和保持时间: 1.2 FPGA中的竞争和冒险现象 1.3 清除和置位信号 1.4 触发器和所存器: 2 FPGA/CPLD中的一些设计方法 2.1 FPGA设计中的同步设计 2.2 FPGA设计中的延时电路的产生: 2.3 如何提高系统的运行速度 2.5 寄存异步输入信号 2.6 FPGA/CPLD中的时钟设计
所属分类:
硬件开发
发布日期:2009-05-09
文件大小:1048576
提供者:
olishuai
数字时钟的设计方案98
一功能模、设计指标: 1. 显示时、分、秒。 2. 可以24小时制或12小时制。 3. 具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 4. 具有正点报时功能,正点前10秒开始,蜂鸣器1秒响1秒停地响5次。 5. 为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。 二、设计要求: 1. 画出总体设计框图,以说明数字钟由哪些相对独立的块组成,标出各个模块之间互相联系,时钟信号传输路径、方向和频率变化。并以文字对原理作辅
所属分类:
专业指导
发布日期:2009-05-28
文件大小:27648
提供者:
lyy1211
数字时钟设计原理及其分析
数字时钟设计原理及其分析--数字电路制作
所属分类:
专业指导
发布日期:2009-06-01
文件大小:420864
提供者:
liningwuwen8866
数字电路实验设计报告
数字电路实验设计报告,设计实验,时钟问题!
所属分类:
专业指导
发布日期:2009-12-03
文件大小:136192
提供者:
zhanpeng136
数字时钟 fpga
数字时钟 fpga 完整电路 多功能 vhdl
所属分类:
硬件开发
发布日期:2009-12-17
文件大小:386048
提供者:
kisszzl
数字时钟电路图(数字电路的设计)
数字时钟电路图,数字电路的设计(用常用芯片)。时间为10天的课程设计,两人一组,我们是自己买芯片、电路板制作,花了一百块,通宵了好几个晚上,其中虚焊问题特别要注意。脉冲电路用晶振比较稳定。
所属分类:
嵌入式
发布日期:2010-05-08
文件大小:1048576
提供者:
lzq0901071302
数字时钟设计报告总结
数字时钟设计 引言 随着人类科技文明的发展,人们对于时钟的要求在不断地提高。时钟已不仅仅被看成一种用来显示时间的工具,在很多实际应用中它还需要能够实现更多其它的功能。高精度、多功能、小体积、低功耗,是现代时钟发展的趋势。在这种趋势下,时钟的数字化、多功能化已经成为现代时钟生产研究的主导设计方向。 本实验要求设计一个数字计时器,可以完成0分00秒~23小时59分59秒的计时功能,并在控制电路的作用下有开机清零、快速校分,具有整点报时功能。 设计指标 1、指标要求 ①.显示时、分、秒。 ②采用24
所属分类:
嵌入式
发布日期:2010-05-28
文件大小:407552
提供者:
zxl20071291
多功能数字时钟课程设计报告
多功能数字时钟课程设计报告,设计目的: 熟悉数字逻辑设计的基本概念和原理。 掌握计数器、定时器等逻辑芯片的工作原理及应用设计。 熟悉数字逻辑集成芯片的外围电路设计与使用。 设计任务及要求: 设计一个数字电子钟,具体要求如下: (1)准确计时,以数字形式显示时、分、秒的时间; (2)有校正时间功能; (3)整点报时。 内容详细,有原理图,物超所值!!!!!!!!!!!!!
所属分类:
嵌入式
发布日期:2011-01-04
文件大小:399360
提供者:
no1wudi2010
数字电路时钟电路设计电路图
时钟电路设计电路图 带报时机制的24小时制时钟电路
所属分类:
专业指导
发布日期:2011-04-23
文件大小:250880
提供者:
yxiaoge
数字时钟(数字电路课程设计)
数字时钟 数字电路 课程设计
所属分类:
专业指导
发布日期:2008-04-11
文件大小:205824
提供者:
lkh_55
数字时钟设计介绍及电路
数字时钟设计电路 及简单介绍 不懂的联系zhufengkd@163.com
所属分类:
专业指导
发布日期:2011-06-14
文件大小:176128
提供者:
sin31
数字时钟定时电路仿真图
数字时钟定时电路仿真图,使用multisim进行仿真,自己做课程设计时弄得,分享一下,采用 74LS90 和 74LS48 和共阴极数码管
所属分类:
其它
发布日期:2011-12-31
文件大小:75776
提供者:
zhping100
ewb multisim 仿真实例电路图全集
多年收集的ewb和multisim电子电路仿真实例文件,压缩后有50多兆。 文件列表 ├─仿真实验 │ 555.ms10 │ Circuit1.ms10 │ Circuit2.ms10 │ CLOCK.ms10 │ FileList.txt │ 实验2.ms10 │ 实验3-一阶有源低通滤电路.ms10 │ 实验3-减法运算电路.ms10 │ 实验3-反相加法运算电路.ms10 │ 实验3-反相比例运算电路.ms10 │ 实验3-反相积分运算电路.ms10 │ 实验3-微分运算电路.ms10
所属分类:
专业指导
发布日期:2015-10-21
文件大小:55574528
提供者:
freedom366
数字逻辑数字时钟原理图
题目九.数字时钟 设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 可手动校正时、分时间和日期值。
所属分类:
嵌入式
发布日期:2017-09-12
文件大小:18432
提供者:
yan_less
数电综合实验 数字时钟
数字电路综合实验 数字时钟 实现时分秒的显示 并可以进行校准
所属分类:
专业指导
发布日期:2009-02-27
文件大小:64512
提供者:
ghghgh8032
数字电路实验讲义
数字电路实验讲义 西电 多个数电实验,包括时钟信号处理等等。
所属分类:
专业指导
发布日期:2011-11-27
文件大小:1048576
提供者:
sensenmiao
数字时钟电路(万年历,时钟芯片)
数字时钟电路构成,包括原理图,PCB图,封装
所属分类:
嵌入式
发布日期:2010-12-10
文件大小:1048576
提供者:
tangenqi529
数字时钟multisim电路图
数字时钟multisim电路图,24时进制,可以校时,可以仿真,元器件都正常使用。电源用上晶振电路就可以做出实物。有蜂鸣器,适当设置就可以整点报时。
所属分类:
嵌入式
发布日期:2010-11-30
文件大小:566272
提供者:
yunyingcai
数字电路晶振和复位电压判断技巧
数字电路晶振和复位电压判断技巧 1.测晶振时钟:用数字万用表测晶振两端的电压,如果两端电压为电源电压一半或其中一端低于电源电压的一半(多见于频率较高的晶振),则晶振工作正常。如果,某一端高于电源工作电压一半,则晶振不正常;但判断其工作的频率是否......
所属分类:
其它
发布日期:2020-07-18
文件大小:33792
提供者:
weixin_38601103
智能仪器仪表中数字温度实时时钟功能的设计
本文提出一种全部使用串行接口芯片实现的数字温度和实时时钟电路,采用单总线数字式温度传感器DSl8820进行温度测量,用串行实时时钟芯片DSl302获取实时时钟,温度和时间通过三线式串行接口液晶模块显示,微控制器采用STCl2C2052单片机。电路具有接口简单、体积小、精度高和价格低等特点,可广泛用于智能仪器仪表中。
所属分类:
其它
发布日期:2020-08-05
文件大小:103424
提供者:
weixin_38677725
«
1
2
3
4
5
6
7
8
9
10
...
50
»