您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电子技术课程设计报告

  2. 多数表决器 --选优秀班委 一、 设计目的: 本次数字电路课程设计,我们设计了一个选优秀班委的多数表决器。在投票过程中, 有不及格科目具有最终否决权,而团委(团支书,宣传委员,组织委员)或者班级(班长,学委,体委)就按多人表决通过的方案。最后由各组的结果与是否有不及格一同进行多人表决制度。
  3. 所属分类:专业指导

  1. 课程设计表决器数字电路设计

  2. 随着社会的飞速发展,科学技术的应用已经渗入到社会的各个领域。目前,各领域的激烈竞争迫使人们不得不对办事效率格外重视,同时,这也是方便、高效的社会发展趋势之必需。会议表决方面亦是如此。表决器所具有的功能使它成为这方面当之无愧的选择。本设计正是关于多数表决器的设计,用于各种场合的投票选举。
  3. 所属分类:专业指导

    • 发布日期:2009-06-30
    • 文件大小:190464
    • 提供者:ruanhuibao
  1. Verilog实例(经典135例)

  2. 很实用的Verilog实例! 目录:王金明:《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波
  3. 所属分类:嵌入式

    • 发布日期:2009-09-08
    • 文件大小:130048
    • 提供者:kevinsjtu
  1. verilog HDL经典程序实例135例

  2. Verilog HDL程序设计教程》程序例子,带说明。【例 3.1】4 位全加器 【例 3.2】4 位计数器【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序【例 3.5】“与-或-非”门电路【例 5.1】用 case语句描述的 4 选 1 数据选择器【例 5.2】同步置数、同步清零的计数器【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值【例 5.5】用 begin-end 串行块产生信号波形【例 5.6】用 fork-join 并行块产生信号波形【
  3. 所属分类:嵌入式

    • 发布日期:2010-07-23
    • 文件大小:158720
    • 提供者:do622
  1. 数字电路报告 用与非门实现多数表决器

  2. 多数表决器 :用与非门实现 三个人的多数表决器
  3. 所属分类:专业指导

    • 发布日期:2011-01-04
    • 文件大小:183296
    • 提供者:ld8315699
  1. 王金明:《Verilog HDL程序设计教程》135例

  2. 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
  3. 所属分类:嵌入式

    • 发布日期:2011-02-24
    • 文件大小:130048
    • 提供者:zhlyz2003
  1. EDA技术与VHDL实验指导书(张芬)

  2. 第一部分 ZY11EDA13BE实验系统简介 1 一、ZY11EDA13BE实验系统特点 1 二、ZY11EDA13BE实验系统主板组成 3 三、ZY11EDA13BE实验系统各功能模块介绍 4 四、实验箱配置说明 17 五、选配的适配板与扩展板功能介绍及使用说明 17 六、主板系统I/O分布 19 七、 实验注意事项 25 第二部分 实验部分 26 实验一 MaxplusII软件入门并设计1位半加器 26 实验二 七人表决器 27 实验三 序列信号发生器 28 实验四 基本组合逻辑电路的VH
  3. 所属分类:专业指导

    • 发布日期:2011-04-16
    • 文件大小:1048576
    • 提供者:vb7079
  1. verilog HDL设计实例

  2. 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
  3. 所属分类:专业指导

    • 发布日期:2011-06-14
    • 文件大小:158720
    • 提供者:wwe12580
  1. 四输入表决器

  2. 数字电子技术的课程设计,四输入表决器的仿真电路!
  3. 所属分类:专业指导

    • 发布日期:2011-10-23
    • 文件大小:78848
    • 提供者:daileideshi
  1. VHDL语言实现四人表决器

  2. 数字电路与逻辑设计实验,用Quartus 2软件VHDL语言实现的四人表决器
  3. 所属分类:软件测试

    • 发布日期:2012-04-07
    • 文件大小:115712
    • 提供者:youyatianqing
  1. 数字电路设计实验(7个实验.ewb格式)

  2. 路灯控制电路/裁判表决器/用电控制/键盘编码电路/血型校验器/火车控制电路/病房呼叫系统的具体实验。内附说明。
  3. 所属分类:专业指导

    • 发布日期:2014-07-01
    • 文件大小:72704
    • 提供者:u011953517
  1. 《 Verilog HDL 程序设计教程》135例,源码

  2. 《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
  3. 所属分类:硬件开发

    • 发布日期:2015-05-27
    • 文件大小:130048
    • 提供者:feng1o
  1. verilog HDL经典实例135例

  2. 《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并
  3. 所属分类:嵌入式

    • 发布日期:2009-04-04
    • 文件大小:158720
    • 提供者:ljj0709
  1. 三人表决器multisim电路

  2. 这是一个multisim画的三人表决电路,学习数字电路的时候老师叫我们写的作业,有需要的小伙伴可以下载呀
  3. 所属分类:教育

    • 发布日期:2018-04-02
    • 文件大小:92160
    • 提供者:weixin_40973904
  1. 北京大学 数字电路课程设计(加法器、计数器、表决器)

  2. 北京大学 数字电路课程设计(加法器、计数器、表决器)
  3. 所属分类:硬件开发

    • 发布日期:2018-08-06
    • 文件大小:267264
    • 提供者:qq_36589234
  1. 电路设计项目200个

  2. 1打印专用,4X4动态扫描键盘,4X4键盘,8人表决器,61A板电路原理图,300M射频遥控电路,555延时关灯,1820温度采集,2051流水灯,C2051红外遥控器,LED电子钟,PC红外遥控器,波形发生器,单片机编码-机器人,多功能定时器,高精度频率计,红外遥控电子钟,红外遥控数字钟,基于1302的万年历8951,交通灯,具有看门狗的单片机电机控制,声控延时灯,等等200个80C51等电路项目
  3. 所属分类:嵌入式

    • 发布日期:2018-10-22
    • 文件大小:14680064
    • 提供者:qq_19533277
  1. 数字电子技术实验连接图-电路模拟仿真软件MULTISIM V10.0平台

  2. 内含电路模拟仿真软件MULTISIM V10.0平台下的逻辑门、半加器、全加器、三变量多数表决器、四变量多数表决器、1位二进制数比较器的电路连接图,供大家参考学习。
  3. 所属分类:讲义

    • 发布日期:2019-08-15
    • 文件大小:98566144
    • 提供者:qq_41234218
  1. 经典电路200例,DDB格式。有文件列表。

  2. 10K10.DDB 1820温度采集.ddb 2003院电子竞赛.ddb 2005CCTVROBOT.ddb 2051流水灯.ddb 232通信电路.ddb 300M射频遥控电路.ddb 458通信.ddb 4X4动态扫描键盘.ddb 4X4键盘.ddb 51单片机最小系统.ddb 555延时关灯.ddb 61A板电路原理图.DDB 8人表决器.ddb A.txt ADC0832.DDB altra下载电缆.DDB ARM7MP3.ddb ARMPower.ddb Atmega128.DDB A
  3. 所属分类:硬件开发

    • 发布日期:2012-08-05
    • 文件大小:23068672
    • 提供者:tjcfeng
  1. 杭电数字电路课程设计-实验一-五输入表决器设计实验

  2. 杭电数字电路课程设计-实验一-五输入表决器设计实验 内含包括代码,仿真,引脚配置全套文件,可直接打开工程
  3. 所属分类:嵌入式

    • 发布日期:2020-11-17
    • 文件大小:223232
    • 提供者:weixin_43971710