您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字调制技术-Artech House

  2. 数字调制技术应用在电话通信,移动通信,卫星通信等许多地方,本书包含了最新最全的数字调制技术,详细解释了当前使用的各种调制方案的原理和应用。对于每种调制方案,涵盖了历史渊源,原理,功率和带宽特性,调制解调步骤,载波恢复,方案对照等内容,是一本很好的学习和参考用书,适合通信专业本科和研究生使用。
  3. 所属分类:专业指导

    • 发布日期:2009-05-01
    • 文件大小:13631488
    • 提供者:ly0601
  1. 基于NiosⅡ的数字音频录放系统的设计

  2. 基于NiosⅡ的数字音频录放系统的设计。介绍了一种基于SOPC技术的嵌入式数字音频录放系统的设计方案。
  3. 所属分类:iOS

    • 发布日期:2009-05-02
    • 文件大小:281600
    • 提供者:hongri135
  1. 一种基于DCT变换域的数字水印设计方案.pdf

  2. 一种基于DCT变换域的数字水印设计方案.pdf一种基于DCT变换域的数字水印设计方案.pdf一种基于DCT变换域的数字水印设计方案.pdf一种基于DCT变换域的数字水印设计方案.pdf一种基于DCT变换域的数字水印设计方案.pdf
  3. 所属分类:专业指导

    • 发布日期:2009-05-02
    • 文件大小:80896
    • 提供者:TUSHUGUANG
  1. 一种基于APRIORI算法的彩票数字组合数据挖掘

  2. 一种基于APRIORI算法的彩票数字组合数据挖掘
  3. 所属分类:其它

    • 发布日期:2009-05-03
    • 文件大小:81920
    • 提供者:pcw_128
  1. 基于游程编码的分块交叉数字图像压缩算法.pdf

  2. 摘 要:本文在软件工程设计中发现了一种数字图像压缩算法,它是在游程编码基础上的改进和创 新,具有许多明显的优点,如无损压缩、高效、快速等。实际应用表明,该算法具有很好的适用性。 关键词:数字图像;压缩算法;分块交叉编码;帧间压缩;游程编码;应用 中图分类号: TN919181  文献标识码:A
  3. 所属分类:其它

    • 发布日期:2009-05-07
    • 文件大小:542720
    • 提供者:sd_junxi
  1. 数字图像压缩编码技术综述

  2. 摘 要:本文阐述了数字图像压缩编码的必要性,介绍了几种常见数字图像压缩编码方法的 原理及其适用的场合和特点,并对数字图像编码新技术做了简单介绍。 关键词:数字图像;数据冗余;图像压缩编码 中图分类号:TP751 文献标识码:A 文章编号:1671-4288(2006)04-0041-02
  3. 所属分类:专业指导

    • 发布日期:2009-05-07
    • 文件大小:113664
    • 提供者:sd_junxi
  1. 一种数字滤波器系数量化处理的方法

  2. 一种数字滤波器系数量化处理的方法 期刊——论文
  3. 所属分类:专业指导

    • 发布日期:2009-05-08
    • 文件大小:90112
    • 提供者:hitblda
  1. 计算机相关(计算机网络技术—数字图书馆)论文

  2. 随着计算机技术及网络的迅猛发展,使传统的信息传播与交流的方式发生巨大改 变,因此加速了各种文化信息之间的融合与互通,使各种文化信息在得以更广泛传播 发展的同时,可以共享和利用。网络中各类网站的建设极大地丰富了人们的精神生活, 同时广大图书馆读者可以由过去到馆借阅、查询,逐渐变为连接到网络中的“数字化 的虚拟图书馆”检索、阅读,建立和完善数字化的图书馆网站成为一种必然趋势。
  3. 所属分类:网络基础

    • 发布日期:2009-05-09
    • 文件大小:1048576
    • 提供者:hezehua09
  1. 图像处理中几种边缘检测算法的比较

  2. 如题 本文对图像处理中几种边缘检测算法进行分析,并作出比较。
  3. 所属分类:其它

    • 发布日期:2009-05-09
    • 文件大小:277504
    • 提供者:gwx002
  1. 基于FPGA的直接数字频率合成器的设计

  2. 直接数字频率合成器(DDS)是一种以数字采样技术为基础,以相位累加器为主体的频率合成器。DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽线路简洁一系列的优点,是目前战术通信的主要技术基础之一。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-10
    • 文件大小:572416
    • 提供者:wangyan18218
  1. 简易数字逻辑电路的设计基础

  2. 随着数字逻辑集成电路的广泛应用, 数字电路仪 器在电子设备中所占的比重越来越大, 对数字逻辑电 路的测试也日益重要。传统的示波器测量方法只能测 试不超过路的信号, 这对工作依赖于大量信号之间 时间关系的数字电路来说, 测试显得无能为力。本文 所介绍的数字逻辑测试仪, 与普通双踪示波器配用, 能 够同时测试路数字逻辑信号, 有逻辑波形和逻辑数 值, ”或“ ”两种显示方式, 并具有外部时钟输入和同 步信号输出端, 基本上可满足平常对数字逻辑电路进 行调试、逻辑分析和故障检修的测试要求。
  3. 所属分类:专业指导

    • 发布日期:2009-05-10
    • 文件大小:282624
    • 提供者:seaair2009
  1. 一种基于离散DCT变换和奇异值分解的数字水印技术

  2. 一种基于离散DCT变换和奇异值分解的数字水印技术
  3. 所属分类:专业指导

    • 发布日期:2009-05-11
    • 文件大小:374784
    • 提供者:tamane
  1. 基于相息图和小波变换的数字水印.pdf

  2. 提出一种基于相息图和小波变换的数字水印方案。利用迭代相位恢复算法将水印图像编码为相息图,然后 将经权重因子调制后的相息图嵌入到宿主图像的三层小波低频系数中,完成整个水印嵌入过程。在水印提取阶 段,对宿主图像和含水印图像进行三层小波分解,将得到的低频系数对应相减提取出水印相息图,然后对此相息图 进行傅里叶变换操作,取其振幅即可提取原始嵌入的水印图像。针对不同权重因子的水印系统,详细分析和讨论 了所提出水印方案的隐蔽性和稳健性。计算机仿真结果验证了该数字水印方案的可行性。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-13
    • 文件大小:2097152
    • 提供者:yuweiisme
  1. 一种CMOS 高速采样/保持放大器

  2. CMO/S; 采样/保持电路; 运算放大器; 模拟/数字转换器; 自举开关;
  3. 所属分类:专业指导

    • 发布日期:2009-05-14
    • 文件大小:200704
    • 提供者:duncan01
  1. 基于IFS理论的数字水印算法

  2. 为了使数字水印算法具有更好的鲁棒性,首先阐述了迭代函数系(iterated function system,IFS)理论,并给出了构造IFS吸引子的随机迭代算法;然后从理论分析了IFS吸引子抗几何失真的特性,并提出了一种非对称数字水印算法;接着利用三点法将数字水印信息转化为IFS码,并由重构的分形水印图像与原始图像进行相关性处理得到索引集;最后版权者和第3信任方用私钥将索引集进行数字签名和加盖时间戳。水印检测时,只需利用第3信任方和版权者的公钥,而不需要原始图像参与。实验结果表明,该算法对噪声
  3. 所属分类:其它

    • 发布日期:2009-05-16
    • 文件大小:715776
    • 提供者:huhushunshun
  1. 基于空域LSB的数字图像加密算法

  2. 设计实现了一种基于空域的图像水印算法,提出了一种基于空域LSB 算法的数字图像加密算法,对不同的值对应的图像点像素进行不同的加密,然后根据给定的随机整数寻找加密结果的存放位置.实验分析表明,该算法实现起来比较简单,且不可见性好,而且抵抗剪切和JPEG 压缩的能力较强,算法的时间复杂度较低,加密效果较好,安全性较高.
  3. 所属分类:其它

    • 发布日期:2009-05-17
    • 文件大小:890880
    • 提供者:chnlgw
  1. 多功能数字抢答器(数字电路)

  2. 本文介绍了一种用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。数字抢答器由优先编码电路、锁存器
  3. 所属分类:专业指导

    • 发布日期:2009-05-17
    • 文件大小:925696
    • 提供者:lengyue5201
  1. 数字密码- 数字密码锁设计

  2. 引言 随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲呢。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112双JK触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。 2 总体方案设计 2.1设计思路 共设了9个用户输入键,其中只有4个是有效的密码按键,其
  3. 所属分类:硬件开发

    • 发布日期:2009-05-19
    • 文件大小:1048576
    • 提供者:jayzf0503
  1. 数字电路课程设计---数字钟设计

  2. 这个数字电路课程设计主要是对数字钟的设计,实现24小时制,整点报时的功能。包括实验报告
  3. 所属分类:专业指导

    • 发布日期:2009-09-11
    • 文件大小:319488
    • 提供者:lujiyong
  1. 基于FPGA的数字钟的设计Digital Clock

  2. 数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。数字钟的设计方法有许多种。本课程设计采用了Altera公司型号EP2C5Q208C8的FPGA,这是我自己买的黑金动力的一款FPGA开发板,使用QuartusII 11.1程序、综合、管脚锁定、下载文件到硬件平台,使用ModelSim-Altera 10.0c (Quartus II 11.1) Starter Edition进行仿真,最终实现数字钟。
  3. 所属分类:其它

    • 发布日期:2013-01-06
    • 文件大小:1048576
    • 提供者:suifeng_love
« 12 3 4 5 6 7 8 9 10 ... 50 »