您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电路课程实验设计 设计一个数字秒表

  2. 在体育比赛、时间精确测量等场合通常要求即使精确度到1%(即10ms) 甚至更高的计时装置,数字秒表是一种精确的计时仪表,可以担当此任。本课题的设计任务是设计一个以数字方式显示的计时器,即数字秒表。
  3. 所属分类:专业指导

    • 发布日期:2009-06-08
    • 文件大小:157696
    • 提供者:lxleversleeping
  1. 数电课程设计数字电子秒表设计

  2. 数电课程设计数字电子秒表设计 我们自己做的课程设计
  3. 所属分类:专业指导

    • 发布日期:2009-06-17
    • 文件大小:1048576
    • 提供者:coca1314
  1. 单片机课设_)数字秒表_Seconds

  2. 用Keil开发的基于c51的单片机课程设计:数字秒表。C语言编写。LED显示,具有开始、暂停、清零功能。防抖动处理,更加人性化。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-20
    • 文件大小:183296
    • 提供者:cxsys
  1. 基于EDA技术模块化设计的数字秒表

  2. 该数字秒表基于EDA技术模块化设计,利用QuatusII软件进行编译,采用自顶向下的方法设计而成。提供全部源代码及工程文件,为学习QuatusII自顶向下方法的朋友提供参考。
  3. 所属分类:专业指导

    • 发布日期:2009-07-30
    • 文件大小:193536
    • 提供者:tandesir
  1. 数字式秒表设计 (课程设计)

  2. 本设计所实现的数字式秒表是电子设计技术中最基本的设计实验之一。该数字计数系统的逻辑结构较简单,是由微动开关、抖动消除电路、三状态控制电路、微分及整形清零电路、上电复位电路、0•1秒脉冲发生器、闸门计数控制电路、译码及显示电路组成的电子秒表,其中核心的部分为0•1秒脉冲发生器、计数、译码及显示电路部分,而其它部分是为使电子秒表在0.1~9•9秒范围内测定时间附加上的一些外围控制电路。 本设计报告由内容摘要、设计任务指标、系统方案论证、元件清单、单元电路设计、电路图及电路工作原理、组装调试、设计成
  3. 所属分类:专业指导

    • 发布日期:2009-08-29
    • 文件大小:248832
    • 提供者:c0co24
  1. 数字电路课程设计数字秒表

  2. 在体育比赛、时间准确测量等场合通常要求计时精度到1%秒(即10 ms)甚至更高的计时装置,数字秒表是一种精确的计时仪表,可以担当此任。本课题的设计任务设计一个以数字方式显示的计时器,即数字秒表。
  3. 所属分类:专业指导

    • 发布日期:2009-10-01
    • 文件大小:199680
    • 提供者:bangzhu1234567
  1. 基于Multisim的数字秒表设计

  2. 利用Multisim仿真软件研究并设计一个纯硬件构成的六位数字秒表。该秒表主要包括自行设计的时钟发生电路,以74LS160为基础的计数器,以及LED译码驱动电路,外围控制电路等,并简要说明了硬件结构。仿真结果表明,该设计思路合理,可行,运行可靠,易于实现。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-31
    • 文件大小:535552
    • 提供者:pqopqo
  1. 基于AT89S52的数字秒表设计

  2. 基于AT89S52的数字秒表论文,采用汇编语言编写程序,适合于毕业设计、课程设计参考。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-05
    • 文件大小:153600
    • 提供者:crythrive
  1. 基于FPGA的数字秒表设计

  2. 本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
  3. 所属分类:嵌入式

    • 发布日期:2010-06-16
    • 文件大小:747520
    • 提供者:sanpao2010
  1. 基于EPM7064EDA数字秒表设计

  2. eda设计数字秒表是用EPM7064实现100-0倒计时
  3. 所属分类:专业指导

    • 发布日期:2010-12-27
    • 文件大小:1048576
    • 提供者:zhangliu593
  1. 一种新型的FPGA数字秒表设计

  2. 基于VHDL语言的数字秒表设计 节省资源 时间更适合在实验室开发应用 欢迎大家来使用下载
  3. 所属分类:硬件开发

    • 发布日期:2011-03-03
    • 文件大小:143360
    • 提供者:ma36524555
  1. 数字电子技术是课程设计 数字秒表设计

  2. 1. 设计并制作符合要求的电子秒表。 2. 秒表由6位7段LED显示器显示,其中2位显示“min”,4位显示“s”,其中显示分辨率位“0.01S”。 3. 计数最大值到99min59.99s,计数误差不超过0.01s, 4. 具有清零、启动计数、暂停计时及继续计时等控制功能。
  3. 所属分类:专业指导

    • 发布日期:2011-03-20
    • 文件大小:1048576
    • 提供者:zwc_mail
  1. 数字秒表--EDA课程设计完整版(设计报告+仿真文件+硬件实现)

  2. EDA课程设计完整版---数字秒表(设计报告+仿真文件+硬件实现+仿真截图) 这是本人的课程设计,内容详尽,并包括下载到实验箱生成的文件还有相应截图。
  3. 所属分类:专业指导

    • 发布日期:2012-02-13
    • 文件大小:1048576
    • 提供者:zhj8861991
  1. 数字秒表电路图 数字秒表设计实验

  2. 分享给大家 数字秒表电路图 数字秒表设计实验
  3. 所属分类:专业指导

    • 发布日期:2008-11-10
    • 文件大小:52224
    • 提供者:wangtao522
  1. 基于51的数字秒表设计

  2. 51单片机 数字秒表 最大精确度99.99
  3. 所属分类:硬件开发

    • 发布日期:2017-04-25
    • 文件大小:1048576
    • 提供者:yy123xx
  1. 简易数字秒表的设计与实现.pdf

  2. 1)设计一个能测量3 名100 米跑运动员短跑成绩的数字秒表。要求用一组四位数码管显示时间, 格式为00.00s,最大计数时间是99.99 秒。 2)秒表设置3 个开关输入(清零开关1 个、记录开关1 个、成绩开关1 个)。按下“记录”开关第 一次, 将记录并储存第一名运动员的成绩, 以此类推。当“记录” 开关按下3 次后,成绩计数结束。 3)成绩计数结束之后,连续按动“成绩”开关,可以把3 个运动员的成绩循环显示在数码管上。 4)确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设
  3. 所属分类:电信

    • 发布日期:2020-05-14
    • 文件大小:2097152
    • 提供者:jzjd99
  1. 一种基于FPGA的数字秒表设计方法

  2. 文中介绍了一种基于FPGA的数字秒表设计方法。采用VHDL硬件描述语言, 运用ModelSim等EDA仿真工具。该设计具有外围电路少、集成度高、可靠性强等优点。最后经实验验证, 该数字秒表计时准确, 输入信号能准确控制秒表运行。系统所采用的自上而下的模块化设计方法, 对于其他复杂的系统设计也有很强的借鉴意义。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:83968
    • 提供者:weixin_38590520
  1. 嵌入式系统/ARM技术中的基于FPGA的数字秒表设计与仿真

  2. 数字集成电路作为当今信息时代的基石,不仅在信息处理、工业控制等生产领域得到普及应用,并且在人们的日常生活中也是随处可见,极大的改变了人们的生活方式。面对如此巨大的市场,要求数字集成电路的设计周期尽可能短、实验成本尽可能低,最好能在实验室直接验证设计的准确性和可行性,因而出现了现场可编程逻辑门阵列FPGA.对于芯片设计而言,FPGA的易用性不仅使得设计更加简单、快捷,并且节省了反复流片验证的巨额成本。对于某些小批量应用的场合,甚至可以直接利用FPGA实现,无需再去订制专门的数字芯片。   文中着
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:173056
    • 提供者:weixin_38613681
  1. 基于FPGA的数字秒表设计与仿真

  2. 数字集成电路作为当今信息时代的基石,不仅在信息处理、工业控制等生产领域得到普及应用,并且在人们的日常生活中也是随处可见,极大的改变了人们的生活方式。面对如此巨大的市场,要求数字集成电路的设计周期尽可能短、实验成本尽可能低,最好能在实验室直接验证设计的准确性和可行性,因而出现了现场可编程逻辑门阵列FPGA。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:131072
    • 提供者:weixin_38624557
  1. 基于FPGA的数字秒表设计与实现

  2. 在Quartus II软件平台的基础上,基于VHDL语言及图形输入,采用FPGA设计了一款数字秒表,同时,给出了数字秒表系统设计方案及各个功能模块的设计原理。通过对系统进行编译、仿真,并下载到Cyclone系列EP2C5Q208C8器件中进行测试,结果表明,本设计能实现计时显示、启停、复位及计时溢出报警功能。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:215040
    • 提供者:weixin_38608866
« 12 3 4 5 6 7 8 9 10 ... 15 »