点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字逻辑时钟课程设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字电子技术课程设计报告
数字钟的设计与制作,数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 抄袭!!可直接使用,
所属分类:
专业指导
发布日期:2009-06-22
文件大小:2097152
提供者:
paopao364609622
数字逻辑课程设计:数字时钟的主要程序和连接图
这是我近来做的课程设计报告,里面有我的精心努力做出来 的东西,希望把它和大家分享!
所属分类:
专业指导
发布日期:2009-07-04
文件大小:149504
提供者:
yumianshusheng
数字显示仪表课程设计
第1章 数显仪表工作原理 1 1.1 数字式显示仪表的基本构成 1 1.2 数字仪表的主要技术指标 2 1.3 线性化问题 3 第2章 数字仪表的制作 3 2.1 ICL7107双积分A/D转换器 3 2.2 ICL7107D的双积分A/D转换 3 2.3 ICL7107的逻辑电路 4 2.4 时钟脉冲发生器 4 2.5 数字计数器 4 2.6 时序逻辑控制电路 5 2.7 LED显示器 5 2.8 发光二极管 5 2.9 主要集成块 5 第3章 数显仪表的安装 6 3.1 数显部分安装 6
所属分类:
专业指导
发布日期:2009-07-19
文件大小:565248
提供者:
ruanhuibao
数字时钟multisim2001课程设计.msm
数字时钟 课程设计 数字逻辑课程设计 用multisim2001 实现了调节时间功能 开始时无乱码
所属分类:
专业指导
发布日期:2009-09-05
文件大小:182272
提供者:
zhangting123
数字电子技术课程设计(时钟制作)
完整的数字电子技术课设(时钟制作) 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
所属分类:
专业指导
发布日期:2009-11-18
文件大小:2097152
提供者:
huangkexing
数字逻辑 课程设计 多功能数字钟
1.1 设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟,而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,且由于数字钟包括组合逻辑电路和时叙电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的
所属分类:
专业指导
发布日期:2009-12-20
文件大小:816128
提供者:
qq784954642
数字逻辑课程设计 时钟。。拥有闹铃,整点报时和日历功能
纯VHDL文件 拥有闹铃 整点报时 日历 使用方法(打开文件shizhong.gdf文件编译即可(本人使用maxplus))
所属分类:
专业指导
发布日期:2010-03-13
文件大小:1048576
提供者:
chongzi1031
多功能数字时钟课程设计报告
多功能数字时钟课程设计报告,设计目的: 熟悉数字逻辑设计的基本概念和原理。 掌握计数器、定时器等逻辑芯片的工作原理及应用设计。 熟悉数字逻辑集成芯片的外围电路设计与使用。 设计任务及要求: 设计一个数字电子钟,具体要求如下: (1)准确计时,以数字形式显示时、分、秒的时间; (2)有校正时间功能; (3)整点报时。 内容详细,有原理图,物超所值!!!!!!!!!!!!!
所属分类:
嵌入式
发布日期:2011-01-04
文件大小:399360
提供者:
no1wudi2010
多功能时钟设计(数字逻辑课程设计)
1.1课程设计任务及要求 1.具有时、分、秒计时功能。可以设置计时开始的时间; 2.画出设计的流程图(各功能模块)、波形仿真图; 3.主要的数据结构、完成本课程设计所用方法及其原理的简要说明; 4.编写设计报告,写出全过程,附上有关资料和图纸,有心得体会;
所属分类:
专业指导
发布日期:2011-06-30
文件大小:893952
提供者:
cenjiayi521
数字逻辑电路设计
数字电路课程设计的报告,包括部分代码和截图 设计目的 学会应用数字方法设计电路 进一步提高maxplus2软件的应用能力 培养学生实践的综合实力 二、设计方案 用maxplus2软件设计多功能数字钟,采用层次化的设计方法,底层使用VHDL语言设计各模块的功能,然后使用画图方法设计顶层。 设计中包括计时,校时,整点闹铃,闹钟4大模块 计时模块:用VHDL语言设计24进制计时、60进制计分、60进制计秒模块,秒的进位为分的计数脉冲,分的进位为时的计数脉冲,按键MM选择六选一多路选择器动态输出,频率
所属分类:
C/C++
发布日期:2011-11-26
文件大小:436224
提供者:
j985674981
数字时钟课程设计报告
石英晶体振荡器产生的高频信号送到分频器,分频电路将高频信号分成1Hz的方波基准信号。秒脉冲发生器产生频率稳定性很高的秒脉冲,秒脉冲被送到六十进制秒计数器计数,将计数结果送至秒的个位和秒的十位的译码器,译码结果分别由两个七段数码管以十进制数形式显示出来。当秒六十进制计数器累计到第59秒时,若再来一个秒脉冲信号,秒十位计数器的清零信号就产生进位脉冲(分计数脉冲),同时,秒计数器的十位和个位都复位到零。分计数脉冲又被送到分六十进制计数器的个位计数,经译码电路译码后,数码管将显示相应的分数。当计数满5
所属分类:
嵌入式
发布日期:2012-06-19
文件大小:1048576
提供者:
chu_9173
单片机串行口与PC机通讯课程设计论文
我有很多毕业论文,课程设计哦 51单片机大容量数据存储器的系统扩展.doc AT89C51单片机在无线数据的应用.doc DPJshiyan(ZhangSheng).wmv LCD点阵字符显示屏应用设计.doc LED彩灯控制器设计.doc LED显示的电压表电路设计.doc 八路扫描式抢答器设计.doc 报时定时控制系统.doc 采用实时时钟芯片DS1302+AT89C2051的红外遥控LED电子钟.doc 单片机串行口与PC机通讯.doc 单片机串行通信发射机.doc 单片机和计算机的串行
所属分类:
嵌入式
发布日期:2012-12-08
文件大小:570368
提供者:
cds1999
数字逻辑课程设计
数字逻辑课程设计关于数字时钟的设计,包含电路图,仿真图,实验报告
所属分类:
专业指导
发布日期:2014-06-12
文件大小:547840
提供者:
u014298877
数字逻辑电路课程设计报告
本设计主要介绍了基于电子数字钟控制电路的设计。整个系统由秒信号发生器、走时电路、校时电路等部分组成。本设计基于数字电子技术课本知识,设计制作出一个数字时钟。
所属分类:
专业指导
发布日期:2008-11-21
文件大小:1048576
提供者:
txw123456
数字逻辑课程设计-数字时钟(月日时分秒)
数字逻辑课程设计-数字时钟 课程设计的三个简单要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3、可手动校正时、分时间和日期值。 这次课程设计使用到的软件为Proteus 8 Professional,version:8.3。
所属分类:
硬件开发
发布日期:2017-02-21
文件大小:39936
提供者:
wustacm
数字时钟(数字逻辑)
数字逻辑课程设计-数字时钟 课程设计的三个简单要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、由电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3、可手动校正时、分时间和日期值。 这次课程设计使用到的软件为Proteus 8 Professional
所属分类:
专业指导
发布日期:2017-10-21
文件大小:193536
提供者:
abc15926321716
数字钟课程设计(完整原理图).doc
数字逻辑之数字时钟课程设计 设计要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、可手动校正时、分时间和日期值,时间以24小时为一个周期,有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 3、计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号由晶振电路产生1HZ标准的信号,分、秒为六十进制计数器,时为二十四进制计数器。
所属分类:
嵌入式
发布日期:2020-03-11
文件大小:648192
提供者:
qq_44699923
数字逻辑课设.zip
广工数字逻辑课设 本课程设计主要介绍了一个电路能完成时钟、秒表和计时器功能的设计方法。通过设计该电路,熟悉模拟电路、数字电路、电路基础和逻辑设计等相关知识。设计思路包括5个部分:时钟电路的设计、开关控制电路的设计 、秒表电路的设计、译码与显示电路的设计、计时器电路的设计。
所属分类:
嵌入式
发布日期:2020-07-15
文件大小:604160
提供者:
qq_44258014
数字逻辑电路课程设计之数字电子时钟
(1) 时钟功能: 采用数码管显示累计时间,以24小时为周期。 (2) 校时功能: 能快速校准“ 时”、“分”、“ 秒”的功能。 (3) 整时报时功能: 具体要求整点前鸣叫5 次低音( 500 Hz ) , 整点时再鸣叫一次高音(1 000 Hz左右) , 共鸣叫6 响, 两次鸣叫间隔0 .5 s。 (4) 计时准确: 每天计时误差不超过10 s。
所属分类:
硬件开发
发布日期:2020-11-06
文件大小:32768
提供者:
qq_43363174
有关数字电子时钟的课程设计
24小时60分60秒数字电路课程,数字逻辑之数字时钟课程设计 设计要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、可手动校正时、分时间和日期值,时间以24小时为一个周期,有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;
所属分类:
嵌入式
发布日期:2020-11-25
文件大小:31744
提供者:
weixin_45813192
«
1
2
3
»