您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. veriloghdl教程

  2. 随着电子设计技术的飞速发展,专用集成电路(ASIC)和用户现场可 编程门阵列(FPGA)的复杂度越来越高。数字通信、工业自动化控制等领 域所用的数字电路及系统其复杂程度也越来越高,特别是需要设计具有实 时处理能力的信号处理专用集成电路,并把整个电子系统综合到一个芯片 上。设计并验证这样复杂的电路及系统已不再是简单的个人劳动,而需要 综合许多专家的经验和知识才能够完成。由于电路制造工艺技术进步非常 迅速,电路设计能力赶不上技术的进步。在数字逻辑设计领域,迫切需要 一种共同的工业标准来统一对数字逻
  3. 所属分类:其它

    • 发布日期:2009-05-30
    • 文件大小:1048576
    • 提供者:zhmjava
  1. 华为大规模逻辑设计指导书

  2. 华为内部资料,包括VHDL语言编写规范、VERILOG语言编写规范、可编程ASIC设计方法简介、同步电路设计技术及规则、VHDL数字电路设计指导等等
  3. 所属分类:专业指导

    • 发布日期:2009-08-22
    • 文件大小:1048576
    • 提供者:yuxiangzi328
  1. Verilog HDL设计方法概述

  2. 随着电子设计技术的飞速发展,专用集成电路(ASIC)和用户现场可编程门阵列(FPGA)的复杂度越来越高。数字通信、工业自动化控制等领域所用的数字电路及系统其复杂程度也越来越高,特别是需要设计具有实时处理能力的信号处理专用集成电路,并把整个电子系统综合到一个芯片上。设计并验证这样复杂的电路及系统已不再是简单的个人劳动,而需要综合许多专家的经验和知识才能够完成。由于电路制造工艺技术进步非常迅速,电路设计能力赶不上技术的进步。在数字逻辑设计领域,迫切需要一种共同的工业标准来统一对数字逻辑电路及系统的
  3. 所属分类:其它

    • 发布日期:2010-05-28
    • 文件大小:200704
    • 提供者:boytodance
  1. 数字逻辑电路的ASIC设计(共4个分卷)

  2. 数字逻辑电路的ASIC设计(共4个分卷).part4.rar
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:912384
    • 提供者:s1an23456
  1. 数字逻辑电路的ASIC设计(共4个分卷).part3.rar

  2. 数字逻辑电路的ASIC设计(共4个分卷).part3.rar
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:1048576
    • 提供者:s1an23456
  1. 数字逻辑电路的ASIC设计(共4个分卷).part2.rar

  2. 数字逻辑电路的ASIC设计(共4个分卷).part2.rar
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:1048576
    • 提供者:s1an23456
  1. 华为_大规模逻辑设计指导书

  2. 第一章 VHDL语言编写规范 第二章VERILOG语言编写规范 第三章 可编程ASIC设计方法简介 第四章同步电路设计技术及规则 第五章 VHDL数字电路设计指导 第六章 代码可重用性设计
  3. 所属分类:专业指导

    • 发布日期:2010-10-31
    • 文件大小:3145728
    • 提供者:ppabcdqq
  1. 复杂数字逻辑系统的VerilogHDL设计技术和方法

  2. 本书着重介绍进入20世纪90年代后才开始在美国等先进的工业国家逐步推广的用硬件描述语言(Verilog HDL)建模、仿真和综合的设计方法和技术。本书从算法和计算的基本概念出发,讲述把复杂算法逐步分解成简单的操作步骤,最后由硬线逻辑电路系统来实现该算法的技术和方法。这种硬线逻辑电路系统就是广泛应用于各种现代通信电子设备与计算机系统中的专用集成电路(ASIC)或FPGA。主要内容包括:基本概念、Verilog HDL的基本语法、不同抽象级别的Verilog HDL模型以及有限状态机和可综合风格的
  3. 所属分类:其它

    • 发布日期:2011-01-04
    • 文件大小:7340032
    • 提供者:wmwby
  1. 日本名家电路系列之数字逻辑电路ASIC设计

  2. 本书为日本名家系列电路之数字逻辑电路ASIC设计,包括逻辑电路详解,逻辑压缩,组合逻辑电路设计等内容
  3. 所属分类:嵌入式

    • 发布日期:2011-03-24
    • 文件大小:13631488
    • 提供者:feiyi_2001
  1. 数字逻辑电路的asic设计

  2. 数字逻辑电路的asic设计_小林芳直_(日)
  3. 所属分类:嵌入式

    • 发布日期:2011-05-01
    • 文件大小:6291456
    • 提供者:c87628
  1. 华为_大规模逻辑设计指导书

  2. VHDL语言编写规范 VERILOG语言编写规范 可编程ASIC设计方法简介 同步电路设计技术及规则 VHDL数字电路设计指导 代码可重用性设计
  3. 所属分类:教育

    • 发布日期:2011-05-11
    • 文件大小:3145728
    • 提供者:gaobo917
  1. 华为_大规模逻辑设计指导书

  2. 华为的大规模逻辑设计指导书,共六章。其中包括: VHDL语言编写规范、VERILOG语言编写规范、 可编程ASIC设计方法简介、同步电路设计技术及规则、VHDL数字电路设计指导、 代码可重用性设计。系统地介绍了大规模逻辑设计的基本方法论。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-22
    • 文件大小:3145728
    • 提供者:zcj20080882
  1. 数字逻辑电路的ASIC设计

  2. 实用电子电路设计丛书 数字逻辑电路的ASIC设计
  3. 所属分类:专业指导

    • 发布日期:2013-12-10
    • 文件大小:13631488
    • 提供者:luantian2345
  1. 数字逻辑电路的ASIC设计

  2. 本书是“实用电子电路设计丛书”之一,共分上下二册。上册主要内容有晶体管工作原理,放大电路的性能、设计与应用,射极跟随器的性能与应用电路,小型功率放大电路的设计与应用,功率放大器的设计与制作,共基极电路的性能、设计与应用,视频选择器的设计与制作,共射-共基电路的设计,负反馈放大电路的设计,直流稳定电源的设计与制作,差动放大电路的设计,运算放大电路的设计与制作,下册则共分15章,主要介绍FET、功率MOS、开关电源电路等。本书面向实际需要,理论联系实际,通过具体的实验,通俗易懂地介绍晶体管电路设计
  3. 所属分类:讲义

    • 发布日期:2014-09-20
    • 文件大小:44040192
    • 提供者:u013155540
  1. 数字逻辑电路的ASIC设计

  2. 超实用的数字逻辑电路设计介绍,本书以实现高速高可靠性的数字系统设计为目标,已完全同步式电路为基础,从技术实现的角度介绍ASIN逻辑电路设计技术。
  3. 所属分类:嵌入式

    • 发布日期:2016-03-01
    • 文件大小:13631488
    • 提供者:u011691637
  1. 数字逻辑电路的ASIC设计

  2. 数字逻辑电路的ASIC设计_0.rar 数字逻辑电路的ASIC设计_0.rar
  3. 所属分类:专业指导

    • 发布日期:2009-01-16
    • 文件大小:6291456
    • 提供者:avalonbbs
  1. 数字逻辑电路的ASIC设计

  2. 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。
  3. 所属分类:电信

    • 发布日期:2018-05-25
    • 文件大小:13631488
    • 提供者:loong_dragon
  1. 电子测量中的八位竞赛抢答器电子系统电路分析与设计

  2. 0 引 言   数字技术是当前发展最快的学科之一,数字逻辑器件已从20世纪60年代的小规模集成电路(SSI)发展到目前的中、大规模集成电路(MSI,LSI)及超大规模集成电(VLSI)。相应地,数字逻辑电路的设计方法在不断的演变和发展,由原来单一的硬件逻辑设计发展成三个分支,即硬件逻辑设计(中、小规模集成器件)、软件逻辑设计(软件组装的LSI和VSI,如微处理器、单片机等)及兼有二者优点的专用集成电路(ASIC)设计。目前数字电子技术已经广泛地应用于计算机、自动控制、电子测量仪表、电视、雷达、
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:158720
    • 提供者:weixin_38565801
  1. alogic:Alogic是一种用于数字逻辑的中级综合语言,可Swift编译为标准Verilog-2005,以在ASIC或FPGA中实现-源码

  2. 逻辑的 Alogic是一种用于数字逻辑的中级综合语言,可Swift编译为标准Verilog-2005,以在ASIC或FPGA中实现。 动机 传统上,寄存器传送级别(RTL)数字设计是使用Verilog或VHDL硬件描述语言(HDL)指定的。 这些标准的HDL几乎可以无限灵活地表达什么数字电路,并在整个实现流程中用作这些数字电路在各种抽象级别(例如,行为描述,门级网表等)的表示。 尽管这种灵活性对于用于表示多种抽象级别的电路的语言是必需的,但它也迫使设计人员必须明确其设计的每个细节。 标准HDL语
  3. 所属分类:其它

    • 发布日期:2021-03-18
    • 文件大小:1048576
    • 提供者:weixin_42116713
  1. 八位竞赛抢答器电子系统电路分析与设计

  2. 0 引 言   数字技术是当前发展快的学科之一,数字逻辑器件已从20世纪60年代的小规模集成电路(SSI)发展到目前的中、大规模集成电路(MSI,LSI)及超大规模集成电(VLSI)。相应地,数字逻辑电路的设计方法在不断的演变和发展,由原来单一的硬件逻辑设计发展成三个分支,即硬件逻辑设计(中、小规模集成器件)、软件逻辑设计(软件组装的LSI和VSI,如微处理器、单片机等)及兼有二者优点的专用集成电路(ASIC)设计。目前数字电子技术已经广泛地应用于计算机、自动控制、电子测量仪表、电视、雷达、通
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:194560
    • 提供者:weixin_38735541
« 12 3 4 »