您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字锁相环,dpll

  2. 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器,申明:这个程序也是我下载的,不过同步时间按可以控制,而且有点小毛病,我就不改正了,方便大家自己学习
  3. 所属分类:专业指导

    • 发布日期:2009-12-01
    • 文件大小:4096
    • 提供者:lihongfei_sky
  1. 数字电视调谐器中鉴频鉴相器与电荷泵的研究与设计

  2. 学术论文 在各种结构的锁相环结构中,尤以电荷泵锁相环应用最为广泛,这是由于电荷泵锁相环的捕获范围大……
  3. 所属分类:专业指导

    • 发布日期:2010-05-10
    • 文件大小:1048576
    • 提供者:yirunlinda
  1. CMOS锁相环和延迟锁相设计与研究(北大硕士论文).

  2. 锁相环作为现代时钟电路的重要组成部分,已经成为超大规模集成电路中必不可少的一个模块,几乎所有的数字集成电路中都采用锁相时钟产生电路来提供片内高速时钟。随着SoC技术的出现,作为IP建库的重要内容,对锁相环电路的研究和设计也具有了更加重要的意义。 本文首先简要介绍了锁相技术的历史和发展,及其现状与研究方向。第二章中对锁相环的原理和各种特性进行了详细的介绍,主要包括相位/频率响应、稳定性和噪声特性等方面的分析。第三章给出了各种典型的锁相环子模块电路和系统结构,重点介绍了鉴频鉴相器、电荷泵和压控振荡
  3. 所属分类:电信

    • 发布日期:2011-05-18
    • 文件大小:1048576
    • 提供者:robertqi
  1. costas_loop代码

  2. clear all; close all; clc; % 最近同步技术里面有很多关于costas环的帖子,很多集中讨论环路滤波的,也有自己做了程序发出来。但都没有一个完整的结论和系统的有方向性的讨论点.最近做了一个simulink仿真.个人认为现有的所谓经典方法很难被别人掌握.因此,从锁相环的原理出发,结合现成的经典方法,做了这个仿真.说明一下: % 一个是高载频,一个是低载频的。低载频的我用的FIR代替的积分清零器,大家可以换成积分清零器件.阶数应该几阶就可以了。 % % 1:如果是没有进行
  3. 所属分类:IT管理

    • 发布日期:2012-10-08
    • 文件大小:9216
    • 提供者:panjie0949
  1. 基于FPGA的一种新型数字鉴频鉴相的设计

  2. 基于fpga的一种新型数字鉴频鉴相的设计 主要是用于FPGA的设计
  3. 所属分类:其它

    • 发布日期:2013-04-25
    • 文件大小:1048576
    • 提供者:u010449076
  1. 射频锁相环型频率合成器的CMOS 实现

  2. 本论文实现了一个射频锁相环型频率合成器,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷 泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口
  3. 所属分类:专业指导

    • 发布日期:2009-04-15
    • 文件大小:88064
    • 提供者:qoo3qoo
  1. 二阶锁频辅助三阶锁相环路滤波器设计.zip

  2. 环路滤波器是通信信号调制解调中最重要的一个部分,环路滤波器设计的好坏将直接影响到接收机的性能指标,二阶锁频辅助三阶锁相环路滤波器可以稳定跟踪具有加加速度的信号源,是现代通信中非常实用的技术,本文中详细编写了单载波信号产生模块、信道噪声模块、数字正交下变频模块、鉴频鉴相模块、环路滤波器模块,并包含了完整的testbench模块,对于初学者非常有用。
  3. 所属分类:嵌入式

    • 发布日期:2019-05-23
    • 文件大小:5242880
    • 提供者:dimlightcs
  1. 模拟锁相环电路锁定检测问题解答

  2. 模拟锁相环电路锁定检测问题解答 1.PLL锁定有那些检测方法,它们特点是什么? 一种是最为简单的数字检测,它利用输入参考的分频信号与VCO反馈的分频信号,在PFD里鉴相的结果,通过连续结果时钟周期检测到鉴相的脉宽小于某值,作为锁定的有效判决规则。这种检......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:43008
    • 提供者:weixin_38617196
  1. 基于FPGA的可消除高频非线性的动态分频鉴相器

  2. 提出了一种可消除高频非线性的动态分频鉴相器的结构和实现方法,输入信号经波形变换后,利用FPGA进行分频,并通过8位拨码开关来设置1~255不同的分频系数,分频后通过数字鉴相器、低通滤波器和调理放大电路实现鉴相。这种设计不仅大大提高了鉴相范围和灵敏度,而且消除了高频非线性化现象。实验表明,该数字鉴相器输入频率范围200 kHz~100 MHz,鉴相范围-510 π~+510 π,线性度优于±1.5%,同时具有根据不同应用需求进行动态分频的特点。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:527360
    • 提供者:weixin_38746926
  1. 一种具有新型延时单元的鉴频鉴相器设计

  2. 鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18 μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴相器。该延时单元基于传输门及反相器设计,利用3位数字控制,实现8种不同的复位延时,可灵活配置,有效消除死区。其具备占用面积小、结构简单、易扩展和易移植等特点。仿真结果表明,设计的鉴频鉴相器具备消除死区的能力,能够应用于锁相环电路。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:599040
    • 提供者:weixin_38659374
  1. 嵌入式系统/ARM技术中的一种新型带宽自适应全数字锁相环的设计方案

  2. 摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自适应控制相结合的复合控制方式,其中自适应控制器可根据锁相过程的鉴频鉴相信息,自动调整数字滤波器的控制参数,实现对环路的实时控制。   本方案采用理论分析与硬件电路设计相结合的方法进行了系统设计,并用FPGA予以实现。系统仿真与硬件电路测试结果证实了设计方案的正确性。该锁相环的自由振荡频率可随输入信
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:238592
    • 提供者:weixin_38568548
  1. 基于数字锁相环的晶振频率同步模块设计

  2. 为满足现代通信技术、雷达技术、电子测量以及光电应用领域对高稳定度高准确度时钟的要求,设计了一种基于数字锁相环的晶振同步系统。系统以基于FPGA数字延迟线的高分辨率鉴频鉴相器以及在MicroBlaze核中实现的卡尔曼数字环路滤波器为核心,通过16 bit DAC微调本地晶振振荡频率,使其同步于GPS秒脉冲,从而获得了高准确度高、稳定度的本地时钟。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:237568
    • 提供者:weixin_38698943
  1. 电源技术中的一个改进型CMOS电荷泵锁相环的设计

  2. 摘要:本文针对传统电荷泵电路的非理想效应,对CMOS锁相环中的电荷泵电路进行了改进,设计了一种采用电流控制技术的新型pump-up电荷泵。采用标准chartered 0.35um/3.3V 模型,通过Cadence Spectre 仿真,仿真结果显示,该锁相环有效地抑制了电荷共享和电流失配非理想特性的影响,消除了锁相环输出抖动,可稳定输出13.56MHz时钟信号,稳定时间小于11.2 us,功耗小于18mW。   1 引言   锁相环是模拟及数模混合电路中的一个重要模块,在各种锁相环结构中,
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:199680
    • 提供者:weixin_38735541
  1. 数字锁相环设计步骤

  2. 有关数字锁相环的帖子不断出现,但大多没有讲述其原理。翻开有关锁相环的书总是堆叠着鉴相、同相积分、中相积分、滤波等专用名词。这些概念距离硬件设计实现数字锁相环较远。本文按照数字锁相环设计的步骤,采用手把手的方式讲述设计过程和原理,旨在给数字锁相环初次设计者提供一个思路,缩短开发的时间。附件是用VHDL语言设计的20分频数字锁相环。   Div20PLL Port(   clock : in std_logic; --80M local clk   flow : in std_logic; -
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:65536
    • 提供者:weixin_38750721
  1. 工业电子中的电机锁相转速控制系统的鉴相器

  2. 鉴相器是电机锁相环速度控制系统的关键部分。按照信号形式,可将鉴相器分为模拟锁相环、模数混合锁相环、数字锁相环和软件锁相环,在电机控制领域目前采用较多的是模数混合锁相环和数字锁相环。随着数字信号处理器运算速度和可编程逻辑器件集成度的大幅提高,使得软件锁相环计算周期足够短,促进了电机软件锁相环速度控制的应用。在电子锁相环中,由于vco没有惯性,存在频率误差时可以通过鉴相器产生的瞬时频差电压使环路入锁。对于小惯量电机的转速控制,可以采用鉴相器使系统人锁;但对于惯性较大的电机,由于受系统带宽的限制,将可
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:66560
    • 提供者:weixin_38718307
  1. RFID技术中的ADI推出小数N分频PLL频率合成器ADF4157

  2. ADI发布了ADF4157--一款最新的高频率、小数N分频锁相环(PLL)频率合成器,适合用于需要低相位噪声和超精细控制分辨率的应用,例如卫星通信、专用集群移动通信网(PMR)、仪器和无线基站设备,其中包括那些支持GSM,PCS,DCS, WiMAX,CDMA 和W-CDMA网络。这种25 bit固定系数分频器提供超精细频率分辨率。   ADF4157采用2.7 V~3.3 V电压范围供电,工作频率高达6 GHz。该器件在不使用的时候可以待机,从而使总系统电流从23 mA降低到0.01 mA
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:45056
    • 提供者:weixin_38675970
  1. 通信与网络中的CX7925频率合成锁相集成电路的原理及应用

  2. 摘要:CX7925是Sony公司推出的串行输入锁相环频率合成和可编程分频集成电路。可广泛用于调幅、调频、电视广播及其它无线电池的数字调谐。文中详细介绍了CX7925的内部结构、引脚描述和基本功能,给出了CX7925的典型应用电路和使用方法。 关键词:CX7925;锁相环;压控振荡器1 CX7925的主要特点频率合成技术是通讯系统中的关键技术之一,它通常利用晶体组成标准频率源,然后通过合成的方法产生所需的频率信号,这些信号与标准频率源之间具有相同的频率稳定度和精确度。使用该技术构成的电路称为
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:86016
    • 提供者:weixin_38740596
  1. 相位调制激光多普勒鉴频参量的虚拟数字锁相测量方法

  2. 提出了利用基于LabView可视化语言的虚拟数字锁相技术对相位调制激光多普勒频移测量方法的鉴频参量进行测量的方法,并对其进行了理论与实验研究。为了防止待测信号与参考信号通道间的干扰以及在参考信号传输过程中混入噪声,该虚拟数字锁相技术采用参考信号内部生成的方法。为了保证参考信号与待测信号之间的同频性以获得精确的鉴频参量测量结果,在该虚拟数字锁相技术中引入了虚拟数字锁相环来实时精确捕获待测信号频率。通过利用其对实际信号光相位调制信号的测量,证明了该虚拟数字锁相鉴频参量提取方法的正确性和可行性。
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:7340032
    • 提供者:weixin_38587130
  1. 电机锁相转速控制系统的鉴相器

  2. 鉴相器是电机锁相环速度控制系统的关键部分。按照信号形式,可将鉴相器分为模拟锁相环、模数混合锁相环、数字锁相环和软件锁相环,在电机控制领域目前采用较多的是模数混合锁相环和数字锁相环。随着数字信号处理器运算速度和可编程逻辑器件集成度的大幅提高,使得软件锁相环计算周期足够短,促进了电机软件锁相环速度控制的应用。在电子锁相环中,由于vco没有惯性,存在频率误差时可以通过鉴相器产生的瞬时频差电压使环路入锁。对于小惯量电机的转速控制,可以采用鉴相器使系统人锁;但对于惯性较大的电机,由于受系统带宽的限制,将可
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:65536
    • 提供者:weixin_38738506
  1. 一种新型带宽自适应全数字锁相环的设计方案

  2. 摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自适应控制相结合的复合控制方式,其中自适应控制器可根据锁相过程的鉴频鉴相信息,自动调整数字滤波器的控制参数,实现对环路的实时控制。   本方案采用理论分析与硬件电路设计相结合的方法进行了系统设计,并用FPGA予以实现。系统仿真与硬件电路测试结果证实了设计方案的正确性。该锁相环的自由振荡频率可随输入信
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:240640
    • 提供者:weixin_38599712
« 12 3 4 »